数字电路第3章教案分析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3.1 概述(简单了解) 3.2 半导体二极管门电路 (重点) 3.5 TTL门电路(重点) 3.3 CMOS门电路 (简单了解) 3.8 TTL和CMOS电路的接口(简单了解) 其他章节不做要求 门电路 用以实现基本逻辑关系的电子电路统称为门电路。常用的门电路(在逻辑功能上分)有:与门、或门、 非门、与非门、异或门等。 逻辑电平 门电路的输入、输出为二值信号,用“0”和“1”表示。电路中,“0”、“1”一般用两个不同的电平值来表示,称为逻辑电平。 正逻辑和负逻辑 一、TTL逻辑系列的选型问题 74、74H、74L、74S、74LS、74AS、74ALS、74F系列等 MOS管是由金属(Metal)、氧化物(Oxide)、半导体(Semiconductor)三种材料构成的器件。 利用半导体表面的电场效应来改变导电沟道来控制器件的导电能力,是一种电压控制元件。 这种晶体管只有一种极性的载流子(多数载流子)来实现导电,所以又称为单极性晶体管 以MOS管作为开关元件的集成电路称为MOS电路 以P 沟道 MOS 管构成的电路称为 PMOS电路, 以N沟道MOS 管构成的电路称为 NMOS电路, 由P 沟道和N沟道两种MOS管构成的电路称为互补MOS电路,简称CMOS电路。 CMOS电路和TTL电路是目前两种应用最广的数字集成电路。 二、漏极开路(Open Drain)输出门电路(OD门) 如同TTL电路中的OC门,CMOS电路中有漏极开路门,可用以实现线与逻辑。还主要作输出缓冲/驱动器,或者用于输出电平的转换,以及满足吸收大负载电流的需要。 3.3.7 CMOS数字集成电路的各种系列 ①标准CMOS 4000系列 ②带缓冲的CMOS 4000B系列 ③高速CMOS 74HC系列 ④TTL兼容的高速CMOS 74HCT系列 ⑤先进CMOS 74AC系列 ⑥ TTL兼容的先进CMOS 74ACT TTL逻辑系列及应用中的几个问题 二、使用中应注意的几个问题 多余输入端的处理 悬空,接地,接电源,与其他输入端并联 带负载能力的考虑(一般采取如下措施提高带负载能力) ⑴ 选用驱动器 ⑵ 选用OC门等 TTL门电路输入电阻值、负载电阻值的选择 3.3 CMOS门电路 3.3 CMOS门电路 3.3.1 MOS管的开关特性 MOS管的三个工作:截止区、可变电阻区、恒流区 导通条件: VGS VGS(th) VGS(th)为NMOS管的开启电压 G S D RD VCC NMOS管开关电路 (1)导通条件(以NMOS管为例) (2) 截止条件 截止条件: VGS VGS(th) 截止时的特点: 漏—源之间没有形成导电沟道,呈高阻状态,阻值一般为109~1010Ω G S D RD VCC (3) NMOS管开关近似直流等效电路 VDD RD RDS D G S (几百Ω) 导通状态 VDD RD D G S 截止状态 (4) 开关时间 MOS管本身的开关时间很小 组成开关电路时,由于管子间的寄生电容和布线电容的存在,加上MOS管的输入、输出阻抗较大,使输入、输出回路的充放电时间常数增加,影响了开关时间 3.3.2 CMOS反相器的电路结构和工作原理 一、 CMOS反相器的电路结构 由两个增强型MOS场效应管组成: T2为NMOS管,栅源开启电压UthN为正值 T1为PMOS管,栅源开启电压UthP是负值 VDD T1 T2 F=A A S S G G D D 当UI=UIL=0V时,UGS2=0,T2管截止,而|UGS1|=UDD>|UthP|,所以T1导通,且导通内阻很低,所以UO=UOH≈UDD, 即输出为高电平 当UI=UIH=UDD时,UGS2=UDD>UThN,T2导通,而UGS1=0<|UthP|,因此T1截止。此时UO=UOL≈0,即输出为低电平 CMOS反相器实现了逻辑非的功能。由于在静态下,V1和V2中总有一个截止,且截止时阻抗极高, 流过V1和V2的静态电流很小,因此CMOS反相器的静态功耗非常低,是最突出的优点 VDD T1 T2 F=A A S S G G D D 注意:为了使电路能可靠工作,电源电压UDD>(UthN+|UthP|)。UDD可在3~18V之间工作,适用范围较

文档评论(0)

三沙市的姑娘 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档