数字电子技术3教案分析.ppt

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数 字 电 子 技 术 2013~2014~02 CMOS反相器 其它类型的CMOS逻辑门电路 * 数字电子技术 * 第3章 逻辑门电路 基本要求 1、了解半导体器件的开关特性。 2、熟练掌握基本逻辑门(与、或、与非、或非、异或门)、三态门、OD门(OC门)和传输门的逻辑功能。 3、学会门电路逻辑功能分析方法。 4、掌握逻辑门的主要参数及在应用中的接口问题。 3.1 MOS逻辑门 1 、逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。 2、 逻辑门电路的分类 二极管门电路 三极管门电路 TTL门电路 MOS门电路 PMOS门 CMOS门 逻辑门电路 分立门电路 集成门电路 NMOS门 数字集成电路简介 1.CMOS集成电路: 广泛应用于超大规模、甚大规模集成电路 4000系列 74HC 74HCT 74VHC 74VHCT 速度慢 与TTL不兼容 抗干扰 功耗低 74LVC 74VAUC 速度加快 与TTL兼容 负载能力强 抗干扰 功耗低 速度两倍于74HC 与TTL兼容 负载能力强 抗干扰 功耗低 低(超低)电压 速度更加快 与TTL兼容 负载能力强 抗干扰 功耗低 74系列 74LS系列 74AS系列 74ALS 2.TTL 集成电路: 广泛应用于中大规模集成电路 数字集成电路简介 逻辑门电路的一般特性 1. 输入和输出的高、低电平 v O v I 驱动门 G 1 负载门 G 2 1 1 输出高电平的下限值 VOH(min) 输入低电平的上限值 VIL(max) 输入高电平的下限值 VIH(min) 输出低电平的上限值 VOL(max) 输出 高电平 + V DD V OH ( min ) V OL ( max ) 0 G 1 门 v O 范围 v O 输出 低电平 输入 高电平 V IH ( min ) V IL ( max ) + V DD 0 G 2 门 v I 范围 输入 低电平 v I VNH —当前级门输出高电平的最小 值时允许负向噪声电压的最大值。 负载门输入高电平时的噪声容限: VNL —当前级门输出低电平的最大 值时允许正向噪声电压的最大值 负载门输入低电平时的噪声容限: 2. 噪声容限 VNH =VOH(min)-VIH(min) VNL =VIL(max)-VOL(max) 在保证输出电平不变的条件下,输入电平允许波动的范围。它表示门电路的抗干扰能力. 噪声容限值越大,抗干扰能力越强 0.9 2.1 8 7 tPLH或tPHL(ns) 74AUC VDD=1.8V 74LVC VDD=3.3V 74HCT VDD=5V 74HC VDD=5V 类型 参数 3. 传输延迟时间 传输延迟时间是表征门电路开关速度 的参数,它说明门电路在输入脉冲波 形的作用下,其输出波形相对于输入 波形延迟了多长的时间。 CMOS电路传输延迟时间 t PHL 输出 50% 90% 50% 10% t PLH t f t r 输入 50% 50% 10% 90% 4. 功耗 静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时电源总电流ID与电源电压VDD的乘积。 5. 延时?功耗积 是速度功耗综合性的指标.延时?功耗积,用符号DP表示 扇入数:取决于逻辑门的输入端的个数。 6. 扇入与扇出数 动态功耗:指的是电路在输出状态转换时的功耗。 对于TTL门电路来说,静态功耗是主要的。 CMOS电路的静态功耗非常低,CMOS门电路有动态功耗。 扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目。 (a)带拉电流负载 当负载门的个数增加时,总的拉电流将增加,会引起输出高电压的降低。但不得低于输出高电平的下限值,这就限制了负载门的个数。 高电平扇出数: IOH :驱动门的输出端为高电平电流 IIH :负载门的输入端为高电平电流 (b)带灌电流负载 当负载门的个数增加时,总的灌电流IOL将增加,同时也将引起输出低电压VOL的升高。当输出为低电平,并且保证不超过输出低电平的上限值。 IOL :驱动门的输出端为低电平电流 IIL :负载门输入端为低电平时的电流 例 如果CMOS74HCT所带负载为74LS系列的TTL门电路,此时: IOL=IOH=4mA,而IIH=0.02mA,IIL=0.4mA.试计算其带同类门时的扇出数。 解: (1) 高电平输出时的扇出数 (2) 低电平输出时的扇出数 若NOH≠NOL,则取较小的作为电路的扇出数。 例题: 扇出数计算举例

文档评论(0)

三沙市的姑娘 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档