数字电子时钟课程设计要点解析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
安徽工程大学机电学院 何旭光 自动化2131 安徽工程大学机电学院 * 安徽工程大学机电学院 数电数字电子时钟设计 目录 1 数字电子钟设计目的 2 设计任务和要求 3 设计方案 4 电路设计 5 元器件明细表 (1)掌握数字钟的设计 (2)熟悉集成电路的使用方法 1 数字电子钟设计目的 (1)显示天、时、分、秒。 (2)可以24小时制或12小时制。 (3)具有正点报时功能。 2 设计任务和要求 数字电子钟由信号发生器、“天、时、分、秒”计数器、译码器及显示器、整点报时电路等组成。 3 设计方案 3 设计方案 数 字 电 子 钟 系 统 框 图 数字电子钟系统框图如下: 3.1) 时间脉冲产生电路 3 设计方案 我们采用555定时器多谐振荡器产生1HZ的脉冲。 3.2) 天、时、分、秒计数器 3 设计方案 根据60秒为1分、60分为1小时、24小时为1天、30天为一个月的计数周期,分别组成两个六十进制(秒、分)、一个二十四进制(时)的计数器、一个30进制(天)的计数器。将这些计数器适当地连接,就构成秒、分、时、天的计数,实现计时功能。 3.3) 译码和数码显示电路 3 设计方案 译码和数码显示电路是将数字钟和计时状态直观清晰地反映出来,被人们的视觉器官所接受。显示器件选用LED七段数码管。在译码显示电路输出的驱动下,显示出清晰、直观的数字符号。 3.4) 整点报时电路 3 设计方案 一般时钟都应具备整点报时电路功能,即在时间出现整点前数1秒内,数字钟会自动报时,以示提醒。 根据要求,电路应在整点前1秒钟内整点报时,即当时间在59分59秒时,对报时电路发出报时控制信号。 4.1) 秒信号电路单元设计 4 电路设计 图4.1 秒信号电路图 4.1) 秒信号电路单元设计 4 电路设计 图4.1所示电路通过555定时器设计出多谐振荡器,输出一个周期为一秒的震荡! 4.2) 天、时、分、秒计数器 4 电路设计 本实验采取了74LS160用两块芯片进行级联来产生60进制和24进制、30进制。秒、分计数器为60进制计数器,小时计数器为24进制计数器,天计数器为30进制计数器。 74LS160是4位二进制同步加法计数器,除了有二进制加法计数功能外,还具有异步清零、同步并行置数 、保持等功能。MR是异步清零端,LOAD是预置数控制端,D0 ,D1,D2,D3是预置数据输人端,ENP和ENT是计数使能端,RCO是进位输出端,它的设置为多片集成计数器的级联提供了方便。 4.2) 天、时、分、秒计数器 4 电路设计 (1)六十进制计数器 六十进制计数功能电路图 4.2) 天、时、分、秒计数器 4 电路设计 (2)二十四进制计数器 二十四进制计数功能电路图 4.2) 天、时、分、秒计数器 4 电路设计 (3)三十进制计数器 三十进制计数功能电路图 4.3) 译码和显示电路 4 电路设计 译码显示电路 安徽工程大学机电学院

文档评论(0)

挺进公司 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档