- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
含异步清零和同步使能的加法计数器设计与仿真
实验二 含异步清零和同步使能的加法计数器
并用数码管显示
一、 实验目的
1、 了解二进制计数器的工作原理。
2、 进一步熟悉 QUARTUSII 软件的使用方法和 VHDL 输入。
3、时钟在编程过程中的作用。
二、 实验内容
本实验要求完成的任务是在时钟信号的作用下,通过使能端和复位信号来完
成加法计数器的计数。实验中时钟信号使用数字时钟源模块的 1HZ 信号,用一位en表示使能端信号,用复位开关 rest 表示复位信号,用 LED 模块的LED1~LED7 来表示计数的二进制结果。实验 LED亮表示对应的位为‘1’ LED
灭表示对应的位为‘0’ 。通过输入不同的值模拟计数器的工作时序,观察计数的结果。实验箱中的拨动开关、与 FPGA 的接口电路,LED 灯与 FPGA 的接口电路以及拨动开关、 LED 与FPGA的管脚连接在实验一中都做了详细说明, 这里不在赘述。
三 实验步骤
1、 打开 QUARTUSII 软件,新建一个工程。
2、 建完工程之后,再新建一个 VHDL File,打开 VHDL 编辑器对话框。
3、在 VHDL 编辑窗口编写 VHDL 程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
entity exp4 is
port( clk ,clr,en : in std_logic;
co:out std_logic;
key : in std_logic_vector(3 downto 0);
ledag : out std_logic_vector(6 downto 0);
del : out std_logic_vector(3 downto 0)
);
end exp4;
architecture whbkrc of exp4 is
signal dount : std_logic_vector(3 downto 0);
begin
process(clk)
begin
if clkevent and clk=1 then
if clr=1then
dount=(others=0);
elsif en=1then
if key=1111then
dount=0000;
co=1;
else
dount=dount+1;
co=0;
end if;
end if;
end if;
del=dount;
end process;
process(key)
begin
case key is
when 0000 = ledag =0111111;
when 0001 = ledag =0000110;
when 0010 = ledag =1011011;
when 0011 = ledag =1001111;
when 0100 = ledag =1100110;
when 0101 = ledag =1101101;
when 0110 = ledag =1111101;
when 0111 = ledag =0000111;
when 1000 = ledag =1111111;
when 1001 = ledag =1101111;
when 1010 = ledag =1110111;
when 1011 = ledag =1111100;
when 1100 = ledag =0111001;
when 1101 = ledag =1
您可能关注的文档
最近下载
- 生理性房室传导阻滞_刘仁光.pdf VIP
- 农村自来水厂建设工程分部分项施工方案和技术措施.pdf VIP
- (人教A版数学选择性必修一)2025年秋季学期讲义第12讲第一章空间向量与立体几何测评卷(基础卷)(学生版+教师版).docx VIP
- 《反恐怖防范管理规范 第2部分:医院》(DB22 T 3687.2-2025).pdf VIP
- 计算机视觉教程 作者 章毓晋 CCV04.ppt VIP
- 化工原理第四版谭天恩习题答案解析.pdf VIP
- 2025年高考物理(山东卷)试卷评析及2026高考备考策略 课件.pptx
- 人教版新版一年级语文上册课程纲要.pdf VIP
- 2025年广州地铁集团公司经营方针和战略.docx
- 2025年职业技能无人机驾驶员-民用无人机驾驶员理论知识参考题库含答案解析(5卷).docx VIP
文档评论(0)