FPGA开发流程介绍及实例重点详解.ppt

滤波 实际输出波形分析: 实际输出脉冲波形所带的毛刺实际是一些相对于正常脉冲周期来说很窄的跳变,这些跳变的电平状态的持续时间很短。 滤波原理 对任意输入的带毛刺信号,先检测该信号的跳变沿,然后用一高频时钟信号对它将要保持的电平状态进行计数。另外要设定一个毛刺的最大电平宽度,如认为宽度小于 1μs 的信号为毛刺,如果用 8MHZ 的时钟信号计数 8次,信号状态不改变,就认为它是有用信号,并将它锁存;否则为毛刺去掉。 滤波的具体实现 A F Z B F Z A B O C CLK CLR Q F G A IN OUT ZCF FCF XZQQ GNJSQ b c clr clk Z 图3 VHDL程序模块结构连接图 滤波效果 辨向、计数原理 辨向的编程实现 仿真结果 THX! 基于FPGA的电路设计 主要内容 FPGA的开发流程 设计输入 仿真 综合 布线布局 烧写 开发实例 编码器输出信号滤波 编码器输出信号辨向、计数 计数结果的数码管扫描显示 什么是FPGA/CPLD? PLD Programmable Logic Device 可编程逻辑器件 CPLD/FPGA Complex Programmable Logic Device 复杂可编程逻辑器件 Field Programmable

文档评论(0)

1亿VIP精品文档

相关文档