- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE \* MERGEFORMAT13
前言
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。?
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时序电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.
目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc424424821 一、设计题目 PAGEREF _Toc424424821 \h 3
HYPERLINK \l _Toc424424822 二、设计任务 PAGEREF _Toc424424822 \h 4
HYPERLINK \l _Toc424424823 1.设计要求 PAGEREF _Toc424424823 \h 4
HYPERLINK \l _Toc424424824 2.设计思路 PAGEREF _Toc424424824 \h 4
HYPERLINK \l _Toc424424825 3.任务分工 PAGEREF _Toc424424825 \h 5
HYPERLINK \l _Toc424424826 4.设计原理图 PAGEREF _Toc424424826 \h 5
HYPERLINK \l _Toc424424827 三、设计方案 PAGEREF _Toc424424827 \h 5
HYPERLINK \l _Toc424424828 1、各分电路的功能以及电路图 PAGEREF _Toc424424828 \h 5
HYPERLINK \l _Toc424424829 2、总电路图 PAGEREF _Toc424424829 \h 9
HYPERLINK \l _Toc424424830 四、测试与结果 PAGEREF _Toc424424830 \h 9
HYPERLINK \l _Toc424424831 五、心得体会 PAGEREF _Toc424424831 \h 11
HYPERLINK \l _Toc424424832 六、附件 PAGEREF _Toc424424832 \h 13
一、设计题目
数字钟
二、设计任务
1.设计要求
设计一个数字钟,实现以下功能:
1.输入10MHZ的时钟;
2.能显示时、分、秒,24小时制;
4.时和分有校正功能;
5.整点报时,喇叭响两秒;
6.可设定夜间某个时段不报时;
2.设计思路
(1)为了使电路有计时功能,分别用两个74LS160设计完成两个60进制和一个24进制的计数器。
(2)将已经完成的两个60进制和一个24进制计数器进位连接,使其分和秒满六十进位并清零,时满24清零,完成时、分、秒的计数与进位功能。
(3)用DCD_HEX七段译码器数码管设计完成电路,完成数字显示功能,从而显示当前时间。
用或门、与门、非门、与非门等电路元件进行组合、级联后得到设计所要求的电路图,利用添加的蜂鸣器进而实现在59分、59秒开始报时的功能,即整点报时功能。
直接利用5V、1HZ的脉冲发生器来进行脉冲信号的输出,使得时钟进行按秒计数。
3.任务分工
4.设计原理图
脉冲发生器i
三、设计方案
1、各分电路的功能以及电路图
时间秒的实现电路:
用两片74160级联,其中右边一片为十进制,左边一片为六进制,总体为六十进制。它们实现的功能为进行时间秒的输出,当时间到六十后,进位为一。如下图1所示:
图1
(2)时间分的实现:
用两片74160级联,其中右边一片为十进制,左边一片为六进制,总体为六十进制。它们实现的功能为进行时间分的输出,当时间到六十后,进位为一,如下图2所示:
图2
(3) 时间小时的实现
用两片74160级联,总体为二十四进制。它们实现的功能为进行时间小时的输出,当时间到二十四后,时钟信号全部置零。如下图所示:
图3
(4)显示的实现
时间控制模块和时间计数显示器的链接如下图,它们主要完成的功能是对时间的输出和显示的控制。数字显示功能,显示当前时间是通过6个十进制的74160来设计时间进位输出的。如下图4所示:
图4
(5)采用两个与非门,一个或门,一个非门,一个与门以及一个蜂鸣器实现了正点报时功能,从59(
您可能关注的文档
最近下载
- 04重载交通水泥路面设计.doc
- 年产12万吨苯乙烯精制工艺设计.docx
- 电工基础知识(全面)课件课件(完整版)160页.pptx VIP
- 装配式建筑在装配式港口码头中的应用与优化,2025年行业展望报告.docx
- 《新媒体文案创作与传播(第2版微课版)》全套教学课件.pptx
- 课题申报参考:中华优秀传统家文化融入大学生积极心理品质培育路径研究.docx VIP
- 2024年中国第三方支付行业研究报告.pdf
- 水产动物疾病学3免疫学.ppt
- 课题申报参考:中华优秀传统医德文化融入医药院校“思想道德与法治”课教学研究.docx VIP
- (高清版)DB32∕T 5040-2025 家用电梯智能化要求及验收规范.pdf VIP
原创力文档


文档评论(0)