中频自动增益数字电路研究_new_new重点解读.docx

中频自动增益数字电路研究_new_new重点解读.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验题目:中频自动增益数字电路 中频自动增益数字电路研究 自动增益数字控制电路是一种在输入信号变化很大的情况下,输出信号保持恒定或在较小的范围内波动的电路。在通信设备中,特别是在通信接收设备中起着重要的作用。它能够保证接收机在接收弱信号时增益高,在接收强信号时增益低,使输出保持适当的电平,不至于因为输入信号太小而无法正常工作,也不至于因为输入信号过大而使接收机发生堵塞或饱和。 实验目的: 1.掌握中频自动增益数字电路设计, 提高系统地构思问题和解决问题的能力。 2.通过自动增益数字电路实验, 系统地归纳用加法器、A/D和D/A转换电路设计加法、减法、乘法、除法和数字控制模块电路技术 。 3.培养通过现象分析电路结构特点,进而改善电路的能力。 实验特点: 1. 给出不同功能数字电路,设计数字控制电路,体现数字系统数字控制性能。 2. 用模拟信号的输入和输出波形,设计控制增益数字电路,展开思路,体现开放性。 加深知识点和技术: 1. 加法,减法,乘法,除法,A/D转换电路,D/A转换电路,控制电路和数字信号补偿电路。 2. 克服竞争冒险现象、失真现象,精度与速度矛盾,A/D转换和D/A技术等。 问题回顾 1.基本要求 (1)用加法器实现2位乘法电路。 (2)用4位加法器实现可控累加(加/减,-9到9,加数步长为3)电路。 (3)用4位移位寄存器实现可控乘/除法(2到8,乘数步长为2n)电路。 2.发挥部分 (1)用A/DC0809和D/AC0832实现8k~10k模拟信号和8位数字信号输入,模拟信号输出的可控乘/除法电路。 (2)设计一个电路,输入信号50mV到5V峰峰值,1KHZ~10KHZ的正弦波信号,输出信号为3到4V的同频率,不失真的正弦波信号。精度为8位,负载500Ω。 (3)发挥部分(2)中,若输出成为直流,电路如何更改。 3.实验研究 (1)加法器实现2位乘法电路原理? (2)4位可控累加电路控制模块关键是什么? (3)4位可控乘/除法电路控制模块关键是什么? (4)D/AC0832工作方式有哪些? (5)引入竞争与冒险现象,探究其产生原因。 (6)测量输出信号失真方法有哪些? (7)估算或测量发挥部分(2)输入到输出的时间? (9)A/D和D/A转换电路的参考电压和输出最大电压有什么关系? (10)当输出成为一条直线时,能否达到自动增益控制的目的? (11)输出负载改为8Ω,应如何修改电路? 实验一、用加法器实现2位乘法电路 任务分析 由以下乘法公式可以知道 两位二进制数的乘法可以看成是每位之间先做与运算,然后按图中所给顺序相加,故采用4个与门与一个四位加法器即可实现。 方案比较 方案一: 输入为两个两位的二进制数,A1A0与B1B0,运用74LS08四二输入与门芯片,将A0、B0进行与运算得到S00,A1与B0相与得到S10,A0与B1相与得到S01,A1与B1相与得到S11。再用74LS283加法器将A1送S00,A2送S10,A3送0,A4送0,B1送0,B2送S01,B3送S11,B4送0,进行加法运算,得到SUM1~SUM4送译码器和显示器电路。 系统结构设计 原理框图如下: 具体电路设计A1B1 A1B0 A0B0 A0B1 SUM4 SUM3 SUM2 SUM1 电路说明:对74LS283的连接需要将级联进位C0置零,进位标志位C4不用可以悬空,输入SUM1~SUM4(由低到高)直接连入译码器和显示器电路即可。 4、总结 第一个实验应该是个基础吧,结构简单,容易理解。直接就可以画出电路图并连出电路图 实验二、用4位加法器实现可控累加减电路 1、设计任务要求 用4位加法器实现可控累加(减)电路 即实现累加(减)3/6/9运算。通过控制端控制步长,通过乘除控件控制乘除运算并输出。 2、设计方案及论证 2.1 任务分析 我们知道加法器的计数功能是加1计数,所以设计的关键是要通过逻辑门实现有累乘和累除的功能模块。 (1)步长控制 控制的步长为3/6/9恰好是1/2/3的三倍,所以可以用计数器实现1/2/3,然后进行乘3的运算。 可以利用实验一中的 11 X 00=0000; 11 X 01=0011; 11 X 10=0110; 11 X 11=1001.我们可以通过逻辑门实现乘3倍数运算,实现步长控制单元。 (2)加减控制 控制加减可以用双时钟可逆计数器,完成,通过控制计数的个数来进行结果输出。 不过基于实验一的基础上,我们又做了步长显示这一工作,则可以直接对步长进行加减。在根据实验提示: 则可以将步长看做B,利用逻辑门实现加减运算。 根据提示可知: 实现加法可以利用四位二进制全加器。 实现减法可以利用将步长取反,加1后,再利用四位二进制全家器进行加法

文档评论(0)

南非的朋友 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档