网站大量收购闲置独家精品文档,联系QQ:2885784924

实验5十进制加法计数器设计.doc

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验5十进制加法计数器设计

实验5 十进制加法计数器设计 【实验目的】 了解触发器的设计过程 掌握D触发器与JK触发器芯片外围特性 掌握D触发器与JK触发器的工作过程。 掌握无源晶振电路设计。 【实验内容】 绘制无源晶振电路 绘制脉冲控制下单个触发器工作电路 在面包板上实现D触发器与JK触发器工作电路。 【实验器件】 1.十进制计数器74HC160一片,其引脚特性如图5-1所示。 图5-1 十进制计数器74HC160芯片封装图 1)MR 0,计数器清零。 2)MR 1,PE 0,装入初始值。 3)MR 1,PE 1,CET CEP 1,计数 4)MR 1,PE 1,CET或CEP至少一个为0,计数值保持不变,这里,可以把CET设为1,CEP用开关控制。 2.七段译码器74LS48一片,其引脚特性如图5-2所示。 图5-2七段译码器74LS48芯片封装图 3.8字数码管1片,其引脚特性如图5-3所示 图5-3 8字数码管芯片封装图 4.12个10k的电阻和8个发光二极管,一个8路开关,5v电源,面包板一块,导线若干条。 5.晶振电路与CD4060 【实验步骤】 1.在Cadence中绘制如图5-4所示的原理图 图5-4 十进制计数电路图 3.在面包板上实现该电路 根据实验器件的芯片引脚图在面包板上实现图2-2所示的电路。 2

文档评论(0)

youshen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档