- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验二 利用MSI设计组合逻辑电路
2015 信息科学与技术学院
一、实验目的:
1. 熟悉编码器、译码器、数据选择器等组合逻辑功能模块的功能与使用方法。
2. 掌握用MSI设计的组合逻辑电路的方法。
二、实验仪器及器件:
1. 数字电路实验箱、数字万用表、示波器。
2. 器件:74LS00X1,74LS197X1,74LS138X1,74LS151X1
三、实验预习:
1. 复习常用组合逻辑电路工作原理和设计方法,及与之相应的MSI功能表及其使用方法。
2. 复习采用中规模集成电路实现组合逻辑电路的方法,如使用译码器和数据选择器实现组合逻辑电路。
四.实验原理:
中规模的器件,如译码器、数据选择器等,它们本身是为实现某种逻辑功能而设计的,但由于它们的一些特点,我们也可以用它们来实现任意逻辑函数。
1.用译码器现实组合逻辑电路
译码器是将每个输入的二进制代码译成对应的输出高、低电平信号。如图(一)为3线—8线译码器。当附加控制门GS的输出为高电平(S=1)时,可由逻辑图写出。
从上式可看出。Y0—Y7同时又是A2、A1、A0这三个变量的全部最小项的译码输出。所以这种译码器也叫最小项译码器。如果将A2、A1、A0当作逻辑函数的输入变量,则可利用附加的门电路将这些最小项适当的组合起来,便可产生任何形式的三变量组合逻辑函数。
例如用3线-8线译码器74LS138实现全加器。列出真值表如表(一)所示。A、B是加数与被加数,Cn是低位向本位的进位,S为本位和,Cn+1位是本位向高位的进位。由真值表可得全加器的最小项之和表达式。
令74LS138的输入A2=A、A1=B、A0=C,在其输出端附加两个与非门,按照上述全加器的逻辑函数式连接。即可实现全加器功能。如图(二)所示。
表(一)全加器真值
A B Cn S Cn+1 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1
2.用数据选择器实现组合逻辑电路
数据选择器的功能是从一组输入数据中选出某一个信号输出。或称为多路开关。如图(三)为双四选一数据选择器74LS153逻辑图。Y1和Y2为两个独立的输出端,S1和S2为附加控制端用于控制电路工作状态和扩展功能。 A1、A0为地址输入端。D10. D11. D12. D13或D20. D21. D22、D23为数据输入端。通过选定不同的地址代码即可从4个数据输入端选出要的一个,并送到输出端Y。输出逻辑式可写成:
其简化真值表如表(二)所示:
表(二)74LS153的真值表
A1 A0 Y1 1 X X 0 0 0 0 0 0 1 0 1 0 0 1 1
从上述可知,如果将A1、A0作为两个输入变量,同时令D10. D11. D12. D13为第三个输入变量的适当状态(包括原变量、反变量、0和1),就可以在数据选择器的输出端产生任何形式的三变量组合逻辑电路。
例如用双4选1数据选择器,实现二进制全减器,全减器的真值表如表(三)。其中A和B为减数与被减数,Bn为低位向本位的借位,D为本位差,Bn-1为向高位的借位。其真值表可写出全减器的最小项表达式。
将上式与数据选择器逻辑函数比较可得:
可得二进制全减器逻辑图如图(四)所示。
A B Bn D Bn-1 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1
表(三)全减器的真值表
实验内容
1.数据分配器与数据选择器功能相反。它是将一路信号送到地址选择信号指定的输出。如输入为D,地址信号为A、 B、C,可将D按地址分配到八路输出F0、F1、F2、F3、F4、F5、F6 、F7。其真值表如表(五)所示。试用3线.8线译码器74LS138实现该电路。将74LS197连接成八进制作为电路的输入信号源,将QDQCQB分别与A.、B、C连接,D接模拟开关,静态检测正确后,用示波器观察并记录D=1时,CP、 A、 B、C及F0-F7的波形。(提示:将74LS138附加控制端S1作为数据输入端,同时令S2=S3l=0,A2A1A0作为地址输入端,即可将S1送来的数据只能通过A2A1A0所指定的一根输出线反相后送出去。)
设计一个数据分配器,将输入信号D根据地址信号A、B、C输出在特定的输出端(输出端中F0、F1、F2、F3、F4、F5、F6、F7的一个),逻辑电路主要用3线-8线译码器74LS138和74LS197实
您可能关注的文档
最近下载
- CJJT258-2017 住宅专项维修资金管理信息系统技术规范.docx VIP
- 电缆管施工方案.docx
- 凿岩台车、潜孔钻司机岗位安全生产责任制.doc VIP
- 地理丨广东省广州市2022届高三上学期12月调研测试地理试卷及答案.doc VIP
- JMP入门与提高学习资料.pptx VIP
- CJJT257-2017 住宅专项维修资金管理基础信息数据标准.docx VIP
- 概率论与数理统计教程(华东师范大学).docx VIP
- 分离工程绪论培训课件.ppt VIP
- 阅读理解之七选五五种考法(讲案)解析版-2024年高考英语一轮复习知识清单(全国通用).pdf VIP
- 大厦写字楼招商部流程管理手册.doc VIP
文档评论(0)