奇偶校验电路设计.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
奇偶校验电路设计

奇偶校验电路设计 实验目的 1.熟悉QuartusII的使用; 2. 学习在QuartusII中; 3. 学习原理图方式自定义元件的输入,封装,调用; 4. 掌握奇偶校验原理; 5. 学会使用现成的芯片搭建目标电路。 实验内容和原理 实验内容: 1)在QuartusII环境下以原理图方式建立顶层文件工程 。利用多个74386芯片搭建一个奇偶校验电路。74386提供四个2输入异或门 (2)建立仿真文件,观察输出结果。 实验原理: 校验码是最的数据校验码,其码距为可以检测出 但无法错误的位置 具体校验实现为将有效信息位位读入,判断其数奇数个还是偶数个,在奇校验的情况下情况下个数应该为奇数个,偶校验情况下应该是偶数个。 码的生成对于奇,判断有效信息个数,若为偶数则校验位为奇数则校验位为偶校验反之。 逻辑表达式如下: Le的消耗情况等。 原理图如下: 设计后用的原理图如下: 综合结果如下图所示: 仿真波形图下所示 其中,D0-7为信息位,为校验位结果如下: :位为奇数为输出的为0偶校验位为奇校验错误为0偶校验为即有错)。其他测试分别测试了位为奇数,校验位为位为数,校验位为位为数,校验位为情况,测试完全符合要求。实验中遇到的主要问题:操作不熟悉找仿真时错误。 :寻找芯片时双击面板搜索的框内打入全名(打入部分不显示)

文档评论(0)

haocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档