教案第八章.docVIP

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教案第八章

教学内容 第8章 串并行通信接口技术 学时分配 教学目的 通过本章的学习,要求学生掌握并行通信和串行通信的基本概念,掌握并 行接口芯片8255A及串行接口芯片8251A或8250的基本结构和特点,熟悉 8255A的三种工作方式及其应用,掌握8255A和8251A、8250控制字的含义, 掌握串行通信的数据格式及编程。 教学要求 掌握8255A方式0的应用,熟悉8255A方式1的应用 了解8255A方式2的应用 掌握8250应用编程 在教学过程中,要列举较多的应用例子讲解。 重点难点 8255A的工作方式控制字、8255A端口C按位置位/复位控制字及编程 8251A、8250的初始化 8255A方式1、方式2与CPU的连接和应用 8251A、8250与CPU的连接和应用 教学过程 1、使用自己做的电子讲稿讲解。 2、必须配合黑板板书讲解。 3、注意讲课时多举应用例子。 课堂提问与讨论 回答问题情况记载 作业答疑 小 结 8.1 概 述 板书、 解释 用电子稿在屏幕上解释图 1.实现并行通信的接口就是并行接口,并行接口的特点是: ? 并行接口最基本的特点是在多根数据线上以数据字节为单位与I/O设备或被控对象传送信息。 ? 在并行接口中,除了少数场合之外,一般都要求在接口与外设之间设置并行数据线的同时,至少还要设置两根联络信号,以便互锁异步握手方式的通信。 ? 在并行接口中,每次以8位或16位为单位进行同时传送。采用并行接口与外设交换数据时,即使是只用到其中的一位,也要一次输入/输出8位或16位。 ? 并行传送的信息,不要求固定的格式。 ? 并行接口的优点是传输速率高,但由于需要多根数据线,不适合远距离数据传输,一般用于近距离传送的场合。 2.实现串行通信的接口就是串行接口,其特点如下: ? 计算机和外设之间只使用一根信号线传输信息,数据在一根数据信号线上一位一位地进行传输,每一位数据都占据一个固定的时间长度。 ? 串行通信在一根线上既要传送数据,还要传送联络信号,因此,串行通信有一定的数据格式的约定,分为异步和同步数据格式。 ? 串行传输的速率需要控制,通信双方要约定相同的波特率实现通信。由于受波特率上限的约束,串行通信速度慢。 ? 信号的逻辑定义与TTL电平不相同。 8.2 可编程并行通信接口芯片8255A 8.2.1 8255A的主要特征 (1)8255A有两个8位(端口A与端口B)和两个4位(端口C高/低4位)的并行输入/输出端口。 (2)端口A有三种工作方式:方式0、方式1、方式2;端口B口有两种工作方式:方式0、方式1;可适应CPU与I /O接口的多种数据传送方式,如无条件传送、查询式传送和中断方式传送 (3)端口C的使用较特殊,除工作在方式0作为数据端口之外,当工作在方式1和方式2时,它的大部分引脚被用作联络信号,端口C还可以进行按位置位/复位操作。 1.面向CPU一侧的引脚信号及其功能 (1)D7~D0,8位,双向,三态数据线,用来与系统数据总线相连。 (2)RESET,复位信号,高电平有效。当RESET信号有效时,所有内部寄存器均被清零,并置端口A、端口B、端口C均为输入方式。 (3),片选信号,低电平有效。用于决定芯片是否被选中。 (4),读信号,低电平有效。CPU通过执行输入操作使有效,将8255A端口的数据读入CPU。 (5),写信号,低电平有效。CPU通过输出操作使有效,CPU将数据或控制信息送至8255A。 (6)A1、A0、,端口选择信号: 8255A的读/写操作控制 A1 A0 输入操作(CPU读) 0 0 0 1 0 数据总线← 端口A 0 1 0 1 0 数据总线← 端口B 1 0 0 1 0 数据总线← 端口C 0 0 1 0 0 输出操作(CPU写) 数据总线→端口A 0 1 1 0 0 数据总线→端口B 1 0 1 0 0 数据总线→端口C 1 1 1 0 0 数据总线→控制端口 × × × × 1 未选中,数据总线浮空 1 1 0 1 0 非法的信号组合 × × 1 1 0 数据总线浮空 2.面向外设一侧的引脚信号及其功能 (1)PA7~PA0,端口A I/O数据线(双向) (2)PB7~PB0,端口B I/O数据线(双向 (3)PC7~PC0,端口C I/O数据线(双向) 8.2.3 8255A的内部结构 内部结构图:

您可能关注的文档

文档评论(0)

aicencen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档