基于FPGA的学校打铃器的设计
作 者 姓 名
专 业 电子信息工程 指导教师姓名
专业技术职务
目 录
1
第一章 绪论 3
1.1 选题目的 3
1.2 课题研究内容 4
1.2.1 FPGA的发展历程 4
1.2.2 FPGA的优点 4
1.3 器件及工具介绍 5
1.3.1 QuartusⅡ设计步骤 5
1.3.2 VHDL特点 5
系统方案设计 5
2.1 设计方案分析与选择 5
2.2 学校打铃器总体构成 6
2.3 分频模块设计 7
2.4 消抖模块设计 8
2.5 时钟模块设计 10
2.5.1 秒计数模块 10
2.5.2 分计数模块 11
2.5.3 时计数模块 12
2.5.4 调时模块 12
2.6 闹钟模块设计 13
2.6.1 定时模块 14
2.6.2 比较模块 15
2.7 打铃模块设计 16
2.8 报警模块设计 19
2.8.1 报警时长设定模块 19
2.8.2 蜂鸣器发声模块 20
2.9 显示模块设计 21
2.9.1 时间切换模块 21
2.9.2 动态扫描模块 23
2.10 按键电路设计 25
2.11 电源电路设计 26
验结果分析 27
3.1 测试过程 27
3.2 结果分析 29
3
原创力文档

文档评论(0)