CMOS4046集成电路研究锁相环(PLL)的工作原理 毕业论文外文翻译.docx

CMOS4046集成电路研究锁相环(PLL)的工作原理 毕业论文外文翻译.docx

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
本实验要使用CMOS4046集成电路研究锁相环(PLL)的工作原理。电路包括两个不同的鉴相器和一个VCO。另外还有一个齐纳二极管参考电压源用在供电调节中,在解调器输出中有一个缓冲电路。用户必须提供环路滤波器。4046具有高输入阻抗和低输出阻抗,容易选择外围元件。 注意事项 1. 本实验较为复杂,进入实验室之前,确认你已经弄懂了电路预计应该怎样工作。对 某样东西还没有充分分析之前,不要去尝试制作它。在开始实验之前要通读本文。 2. 在实验第一部分得到的数据要用来完成实验的其它任务。所以要仔细对待这部分内容。 3. 小心操作4046芯片,CMOS集成电路很容易损坏。避免静电释放,使用10kΩ电阻 把信号发生器的输出耦合到PLL。在关掉4046供电电源之前先关闭信号发生器,或者从信号输入端给整个电路供电。要避免将输出端对电源或对地短路,TTL门电 路可以容忍这种误操作但CMOS不能(要注意松散的导线)。CMOS输出也没有能力驱动电容负载。VSS应该接地,VDD应该接5V,引脚5应该接地(否则VCO被禁止)。 1 VCO工作原理 阅读数据手册中的电路描述。VCO常数(单位为弧度/秒-伏)是工作频率变化与输入电压(引脚9上)变化之比值。测量出,即,画出输出频率关于输入电压的曲线。确认数据范围要覆盖5kHz到50kHz。对于R1, R2 和C的各种参数取值进行测量,确定对于R1 ,R2 和C 是怎样的近似关系。测量VCO输出的上升和下降时间,研究电容性负载的影响。 2 无源环路滤波器 无源环路滤波器位于鉴相器输出与VCO输入之间。此滤波器对鉴相器输出中的高次谐波进行衰减,并控制环路的强度。通常用一个简单RC滤波器就可以满足要求,这种设计能避免有源滤波器设计中固有的电平移动和输出限制的恼人问题。但另外一方面,有源滤波器可以提供更优越的性能。 2.1 相位比较器 首先来看一下4046的相位比较器II的输出。该输出端是一个三态器件,这可以在环路锁定时减小波纹。与存在两倍基频拍频的情况不同,这里没有任何拍频。糟糕的方面是,当我们需要为环路建立一个框图时,却不能很好地定义。当向上或向下驱动之一接通时,输出端表现为电压源。但是当输出端悬浮时,它实质上为一个电流源(一个0A电流源)。 因此的值将依赖于给定的滤波器。考察图1。 图1 相位比较器II的输出 图中当向上驱动器接通时,相位比较器输出为,当向下驱动器接通时,,当相位比较器处在开路状态时, 。我们可以求出输出的平均值: 注意的值依赖于 的值。这使得环路的计算非常困难。实际上,当不是2.5V时,对于正的或负的相位误差,的值不相同。为了得到可用的输出,我们可以修改输出端来产生一个固定的值。为此,我们可以加上一个有源元件,使得当输出端开路时 的值确定。在图2和图4中,开路值都定义为2.5V,结果是对于正的和负的都有相等的值。如果你准备给相位比较器II仅仅搭配一个RC网络,一定要明白这样的方案在锁定范围的极端情况下,环路的动态特性会显著地降低。 使用无源环路滤波器的简单二阶PLL如图2所示。其中使用了相位比较器II。当环路锁定时,鉴相器输出电压平均值为。增量鉴相器增益常数弧度。考虑下面指标: 其中我们定义了中心频率f0作为当引脚9为.5V电压时VCO的输出频率。请使用图2给出的结构来设计并制作一个电路实现上述指标。 将你的设计写成文档,内容包括框图以及环路传递函数的幅度、相位波特图。讨论的问题:稳态相位误差和锁定范围如何?预期结果与实际测量结果的比较。 环路的相位裕度可以从环路阶跃响应的测量中导出。一种方法是在输入端施加一个调频 信号并观察解调输出。具体步骤是,在产生输入信号的函数信号发生器上,用方波调制其频率。观察VCO输入电压,测量其上升时间和尖峰过冲,研究这些测量结果是否与给定转折频率和相位裕度的二阶系统相符合?注意:频偏应该很小,避免PLL失锁。 图3 滞后环路滤波器 在图3中,环路滤波器用一个滞后网络代替。这个网络允许单独设定和。因而环路可以有宽的锁定范围(由确定)和窄的带宽。请设计并制作满足如下指标的电路: 设计文档中要包括必要的波特图。 滞后滤波器对于来自鉴相器的高频波纹不能提供很大的衰减。当你观察VCO输入端(引脚9)的电压时可以看得很清楚。在R4两端跨接一个电容来增加对高频的衰减。如果引起的极点位于转折频率之外,则除了高频段的锯齿被去掉之外,引起的FM阶跃响应的变化可以如果没有可用的频率信号发生器,可以考虑使用另外一个4046的VCO 。被忽略。 现在尝试增加频偏,让环路失锁,注意相位比较器输出端和VCO输入端的响应。 2.2 异或鉴相器 现在考虑,如果用相位比较器I(一个异或门)替换2

文档评论(0)

绿风 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档