基于FPGA的数字滤波器设计.分析.ppt

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 答辩题目:基于FPGA的数字滤波器设计 指导老师:蔡静之 答 辩人:马宝福 专 业:测控技术与仪器 * 基于FPGA的数字滤波器设计 * 1、数字滤波器简述 2、FIR数字滤波器 3、窗口设计法(时域) 4、FIR 滤波器 FPGA 的实现方法设计。 5、FIR 低通滤波器的系数确定。 6、软件设计及实物的功能测试 * §1、数字滤波器简述 数字滤波器的幅度特性性能要求(低通为例) 0 通带 过渡带 阻带 :通带波纹 :阻带波纹 :通带截止频率 :阻带截止频率 :过渡带 * 基于FPGA的数字滤波器设计 性能指标 a.数字滤波器的类型:FIR 低通滤波器。 b.输入输出数据的位宽:8 位。 c.通带截止频率:0.1M。 d.采样频率:5M。 e.最小通带波纹:1dB。 f.最小阻带衰减:-50dB * 基于FPGA的数字滤波器设计 * 数字滤波器用差分方程表示为: 等效的Z域传递函数表示为: * 基于FPGA的数字滤波器设计 * § 2、FIR数字滤波器 FIR滤波器差分方程表示为: 等效的 域传递函数表示为: * 基于FPGA的数字滤波器设计 * 优点 很容易获得严格的线性相位,避免被处理 的信号产生相位失真; 可得到多带幅频特性。 极点全部在原点,永远稳定。 任何一个非因果的有限长序列,总可以通过一 定的延时,转变为因果序列,所以因果性总是满足; 无反馈运算,运算误差小。 缺点 因为无极点,要获得好的过渡带特性,需以较 高的阶数为代价; 无法利用模拟滤波器的设计结果,一般无解析设计公式,要借助计算机辅助设计程序完成。 * 基于FPGA的数字滤波器设计 * * §3、窗口设计法(时域) FIR滤波器的设计就在于寻找一个传递函数 去逼近 ,逼近方法有三种:窗口设计法(时域逼近)、频率采样法(频域逼近)、最优化设计(等波纹逼近) * 基于FPGA的数字滤波器设计 * 设计步骤 ∵该式为有限项,∴N越大,误差越小。但对矩形窗截取还存在“吉布斯(Gibbs)效应”,这将使滤波器的特性很差。 * 基于FPGA的数字滤波器设计 * h(n)是通过一个“窗口”所看到的一段hd(n) 表达为h(n)和一个“窗函数”的乘积,即h(n)=w(n) hd(n) 在这里窗口函数就是矩形脉冲函数RN(n) * 基于FPGA的数字滤波器设计 §4、FPGA的实现 串行实现 并行实现 分布式算法实现 * 基于FPGA的数字滤波器设计 * * 基于FPGA的数字滤波器设计 * 根据FIR滤波器的关系式,FIR滤波器实质是一个乘累加运算。每完成一次滤波就需要进行N次乘法和(N-1)的加法,一次乘累加运算的次数由滤波器的阶数决定,N越大完成一次所需的时钟就越多,不易设计高速滤波器,但是占用资源少。 返回 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计 基于FPGA的数字滤波器设计

文档评论(0)

w5544434 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档