- 1、本文档共69页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
形式验证--Formality 所谓形式验证,就是通过比较两个设计在逻辑功能是否等同的方法来验证电路的功能。 Formality是Synopsys公司的产品,与PrimeTime结合起来使用。 * * 共69页 Formality流程 1.设置环境 2.创建container 3.读入库文件 4.读入设计文件 5.定义参考库和设计库 6.连接 7.开始比较 * * 共69页 Formality工具启动 source /opt/demo/synopsys.env fm_shell (无图形界面)或者formality * * 共69页 * * 命令输入区 共69页 * * Formality— source fm.scr set lib_path /home/smic/smic_65/SCC65NLL_HS_RVT_V1p1a set smic_stdlib_path ${lib_path}/synopsys/1.2v/ set smic_diolib_path /home/smic/smic_65/SP65NLLD2RP_OV3_TTM_V0p2a/syn/3p3v/ set smic_aiolib_path /home/smic/smic_65/SP65NLLD2RP_OV3_ANALOG_TTM_V0p2a/syn/3p3v/ set search_path “ $smic_stdlib_path $smic_aiolib_path $smic_diolib_path create_container ref read_db [list scc65nll_hs_rvt_ss_v1p08_125c_basic.db \ SP65NLLD2RP_OV3_TTM_V0p2_ss_V1p08_125C.db \ SP65NLLD2RP_OV3_ANALOG_TTM_V0p1_ss_v1p08_125C.db] read_verilog {../rtl/dac_haf_cic/top.v \ ../rtl/dac_haf_cic/filter.v \ ../rtl/dac_haf_cic/en.v \ ../rtl/dac_haf_cic/haf1_new.v \ ../rtl/dac_haf_cic/haf2_new.v \ ../rtl/dac_haf_cic/Hcic.v \ ../rtl/dac_haf_cic/modulator.v \ ../rtl/dac_haf_cic/DWA.v} 共69页 * * Formality— source fm.scr set_reference_design ref:/WORK/total link $ref create_container icmp read_verilog -netlist ../syn/netlist/dac.sv set_implementation_design icmp:/WORK/total set_top icmp:/WORK/total save_session -replace fm_shell_session exit formality restore_session fm_shell_session.fss verify report_failing_points diagnose 共69页 作业 后仿布局布线导出的网表文件(带SDF文件)。 * * 共69页 * 利用OVM库完成平台代码 扩展OVM类 逐层完成: 1.接口 2.数据产生 3.驱动器 4.验证环境 5.比较器 * * 共69页 OVM平台--接口 interface io_if(); logic [17:0] data_i; logic [17:0] data_o; logic [17:0] data_check_o; modport dut_if(input data_i, output data_o);// DUT接口 modport check_if(input data_i, output data_check_o);// 比较器模块接口 Endinterface io_
您可能关注的文档
- 数字电路实验流程分析报告.ppt
- 数字电路数字钟,抢答器讲稿分析报告.ppt
- 数字电路习题课分析报告.ppt
- 数字电路系统的设计方法.分析报告.ppt
- 数字电路验分析报告.ppt
- 数字电路与逻辑设计()分析报告.ppt
- 数字电路与逻辑设计—_逻辑电路描述分析报告.ppt
- 数字电路与逻辑设计—_数字化处理基础分析报告.ppt
- 数字电路与逻辑设计—_组合逻辑电路分析报告.ppt
- 数字电路与逻辑设计3分析报告.ppt
- 2025年陕西省咸阳市永寿县御家宫中学中考二模化学试题(二)(含答案).pdf
- Unit5 Dinner’sreadyPart ALet’slearnLet’splay分层作业设计.pdf
- 2025年海南省海口市部分学校中考历史模拟试卷(三)(含答案).pdf
- 2025届高三寒假作业英语复习——从高考题中复习阅读理解题中观点态度题练习(含答案).pdf
- 13 数轴与动点行程问题—小升初奥数思维之典型应用题精讲精练讲义(通用版).pdf
- 第三课 我国的经济发展 复习学案(含答案) 高中政治第一学期期末复习统编版必修二经济与社会.pdf
- 2025年广东省汕头市中考历史考前问答卷(含答案).pdf
- 2025年广东省深圳市南山实验教育集团麒麟中学中考三模语文试题(含答案).pdf
- Natural disasters单元素养评价(五)(含解析 无听力音频有听力原文).pdf
- 13 年龄问题—小升初奥数思维之典型应用题精讲精练讲义(通用版).pdf
文档评论(0)