计算机组成原理实验报告存储器.docVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理实验报告存储器

计算机硬件实验室实验报告 课程名称: 姓 名 徐骁 学 号 33 班 级 0920542 成 绩 设备名称及软件环境 计算机、Proteus仿真软件、模型机仿真软件 实验名称 存储器原理 实验日期 实验内容 总线系统验证存储器的存储功能 二.理论分析或算法分析 实验用的半导体静态存储器电路原理如图所示。 实验中的静态存储器由一片6116(2KX8)构成,其数据线接至数据总线,地址由地址锁存器(74LS273)给出。地址灯L101-L108与地址总线相连,显示地址内容,INPUT单元的数据开关经一三态门(74LS245)连至数据总线,分时给出地址和数据。 地址总线为八位,接入6116的地址A7-A0,将6116的高三位A8-A10接地,所以其实际容量为256字节,6116有三个控制线:CE(片选线)、OE(读线)、WE(写线),本实验中将OE常接地,在此情况,当CE=0、WE=0时进行写操作,CE=0、WE=1时进行读操作,其写时间与T3脉冲宽度一致。 将T3脉冲接至实验板上时序电路模板的TS3相应插针中,其它电平控制信号由“SWITCH”单元的二进制开关给出,其中SW_G为低电平有效,LDAR为高电平有效 实现方法(含实现思路、程序流程图、实验电路图和源程序列表等) 形成时钟脉冲信号T3: 将SIGNAL UNIT中的CLOCK和CK,TS3和T3用排线相连。 将SIGNAL UNIT中的两个二进制开关 “SP03”设置为“RUN”状态、“SP04”设置为“RUN”状态。 按如图所示连接实验线路,接通电源。 给存储器的00、01、02、03、04地址单元中分别写入数据11、22、33、44、55。 首先使各个控制电平的初始状态为:SW_G=1,CE=1,WE=1,LDAR=0,CLR= l→0→1,并将CONTROL UNIT的开关SP05打在“NORM”状态。 然后控制电平变化要按照从上到下的顺序来进行,其中T3的正脉冲是通过按动一次CONTROL UNIT的触动开关START来产生的,而WE的负脉冲则是通过让SWITCH单元的WE开关做l→0→1变化来产生的。 4、依次读出第00、01、02、03、04号单元中的内容,在DATA BUS单元的指示灯上进行显示,观察上述各单元中的内容是否与前面写入的一致。 四.实验结果分析(含执行结果验证、输出显示信息、图形、调试过程中所遇的问题及处理方法等) 五.结论 按照实验要求连接器材设备元件,按照给定步骤进行实验操作。通过向静态RAM中写入数据并读出数据,在INPUT单元输入数并存入地址寄存器,再向相应的地址单元存入数,验证读出数据时,只需再INPUT单元输入想要读出单元的地址,再通过片选端CE读出存储单元内的数据,其中We=0是控制写端,WE=1控制读,CE低电平有效。 实验过程遇到一些问题,对实验内容不是很熟,有待提高。 报告提交日期 3

文档评论(0)

aicencen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档