北邮串行口数据传输的仿真及硬件实现资料.docx

北邮串行口数据传输的仿真及硬件实现资料.docx

PAGE \* MERGEFORMAT15 北京邮电大学 信息与通信工程学院 电路综合实验报告 串行口数据传输的仿真及硬件实现 姓名: 学号: 班内序号: 班级: 指导老师: 日期: 10.10 摘要: 现代数字逻辑电路中电子器件只能直接识别出二进制数0和1,因此在数据传输的过程中,我们使用一连串代表0和1的高低电平作为数字信号从发生端到接收端,并可以通过串行或并行的方式进行检测、锁存。该实验模拟了这一过程,完成了输入端序列信号发生器、将信号转换为并行的串并转换电路、测试了串行和并行两种检测方法来检测同步码、完成了控制电路和锁存输出显示。总体上来看即构成了简单的串行口数据传输系统。其中,序列信号同步码、信息传输等都可以通过简单电路组合常见芯片来实现。发送端的信息可在接收端用数码管的方式来显示为直观可读的信息。二进制的序列是数字电路的基础,在发送、检测、接受和显示等方面都是十分高效可行的。 关键字: QuartusII、数据发生、串并转换、数据传输、数据显示 Abstract: In?modern?digital?logic?circuits?,electronic?devices?can?only?discern?binary?number?0?and?1?directly?.So?,during?the?data?transmission?,we?use?a?serie

文档评论(0)

1亿VIP精品文档

相关文档