08级数电期末考卷.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
08级数电期末考卷

北京化工大学2009——2010学年第一学期 《数字电路与逻辑设计》期末考试试卷 课程代码 E E E 2 1 5 0 2 T 班级: 姓名: 学号: 分数: 题号 一 二 三 四 五 六 七 总分 得分 一、(20分,每空1分)填空题 1.(15.2)10=( )2=( )8=( ) 5421BCD码。 2.化为最简与或式: 。 3.的反函数是 ,其对偶式是 。 4.对于输入变量的任一组取值,任意两个最小项的乘积为 。 5.OD门工作时,其输出端和 之间应外接 。 6.某4线-2线优先编码器的输入低电平有效,输出高电平有效,且输入端的优先级由高到低依次为I3、I2、I1、I0,当其输入为0110时,输出Y1Y0为 。 7.噪声容限VNH=_______ _。 8.由与非门组成的基本SR锁存器,其约束条件方程为 。 9.n个触发器构成的环形计数器共有 种状态;n个触发器构成的扭环形计数器共有 种无效状态。 10.多谐振荡器有 个稳态, 个暂稳态。 11.设计多位超前进位加法器时,采用超前进位方法的目的是 。 12.组合逻辑电路中的竞争冒险出现在输入信号逻辑电平________的瞬间。 13. 七段译码器的灯测试端和灭灯端都有效时,与其相连的数码管 。 14.当CMOS门的输入端接10K(电阻接地时,该端相当于接逻辑 (0,1)。 三、(13分)序列码发生器电路如图3-1所示。要求: 完成该电路的状态表(表3-1) 写出由Z输出的序列码 注:74HC194为四位双向移位寄存器。当CR=1,S1=1,S0=1时,并行置数;当CR=1,S1=1,S0=0左移移位。DSL为左移串行输入端。Q0~Q3的物理位置如图3-1所示。 表3-1 CP Q0 Q1 Q2 Q3 DSL 图3-1 四、(14分)请用上升沿D触发器设计同步五进制减法计数器,其时序图如图4-1所示。要求: 完成表4-1所示的状态转换真值表及驱动表; 写出三个驱动方程(D2、D1、D0)的最简与或式; 注意:此题不必验算自启动能力 1 1 1 1 1 0 1 0 1 1 0 0 0 1 1 图4-1 五、(8分)写出图5-1所示四变量函数L=f(A、B、C、D)的逻辑表达式。 注:74153为四选一数据选择器,其功能表如表所示。 使能输入 选择 输入 输出 S1 S0 Y H ( ( L H L L L L L H L H L L H H 六、(11分)试判断图6-1所示电路为几进制计数器,并画出状态转换图。 74HC138功能表如下: E3 E2 E1 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 ( H ( ( ( ( H H H H H H H H ( ( H ( ( ( H H H H H H H H L ( ( ( ( ( H H H H H H H H H L L L L L L H H H H H H H H L L L L H H L H H H H H H H L L L H L H H L H H H H H H L L L H H H H H L H H H H H L L H L L H H H H L H H H H L L H L H H H H H H L H H H L L H H L H H H H H H L H H L L H H H H H H H H H H L 七、(16分)试分析下图7-1: (1)虚线左右两侧各构成什么电路。 (2)当启动脉冲vI的波形如下图所示,分别在图7-2中画出vd、vO1、vO的波形。 (3)若加启动脉冲vI后,扬声器可发声5s,试求左侧电路中C的值。(设R=5K() 图

文档评论(0)

aicencen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档