ch半导体存储器和PLD分析.pptVIP

  • 4
  • 0
  • 约5.23千字
  • 约 58页
  • 2016-06-10 发布于湖北
  • 举报
CPLD是由 简单可编程逻辑器件发展起来的 ,其主体结构仍是与或阵列 。 主流芯片 PLD的逻辑符号特殊表示方法 5.2.1简单可编程逻辑器件 例:用PROM实现以下逻辑函数: 对于大多数逻辑函数而言,并不需要使用全部最小项,造成浪费 5.2.1简单可编程逻辑器件 例 用ROM实现一个2位二进制加法器。 真值表中的输出值000、001、010、011、001、010、011、100、010、011、100、101、011、100、101和110依次存入ROM的16个字单元即可。 5.2.1简单可编程逻辑器件 2.可编程逻辑阵列PLA(Programmable Logic Array) 特点:与阵列、或阵列均可编程 5.2.1简单可编程逻辑器件 例:用PLA实现逻辑函数 5.2.1简单可编程逻辑器件 3.可编程阵列逻辑PAL(Programmable Array Logic) PAL的与阵列可编程,或阵列是固定的。 5.2.1简单可编程逻辑器件 例 用PAL实现1位全加器。 5.2.1简单可编程逻辑器件 带异或门的PAL结构 m2 m3 m7 F(A,B,C) F(A,B,C) =1 0 5.2.1简单可编程逻辑器件 当EN为0时,三态缓冲器输出为高阻态,对应的I/O引脚作为输入使用; 当EN为1时

文档评论(0)

1亿VIP精品文档

相关文档