- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目录
一、设计思路与基本框图 3
1.1 数字电路简介 3
1.2 密码锁总体设计思路 3
1.2.1 设计要求 3
1.2.2设计目的 3
1.2.3设计思路 4
1.2.4 总体设计简图及电路总图 4
二、单元电路设计 5
2.1 计时显示电路 5
2.1.1 60进制秒计数 5
2.1.2 35秒报警电路 6
2.2 比较电路 6
2.3 编码单元 9
2.3.1优先编码器 9
2.3.2 消抖电路 9
2.4 存储单元电路 10
2.4.1 存储器 10
三、现场接线与调试 13
3.1现场连接 13
3.2 现场调试 15
四、故障分析与电路改进 17
五、总结与体会 18
附录 19
1.元件清单 19
2.参考文献 19
3.总体仿真图 20
一、设计思路与基本框图
1.1 数字电路简介
用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二进制数据的数字电路。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。
1.2 密码锁总体设计思路
1.2.1 设计要求
该密码锁设定密码为三位,有0至9十个数字组成。当密码输入正确时,开锁指示灯(绿灯)亮,密码错误时,报警指示灯(红灯)亮,报警时间为35秒。第一个密码输入时开始计时,如果在60秒内没有开锁指示,则电路进入自锁状态,并发出报警指示。
1.2.2设计目的
(1)进一步熟悉和掌握常用数字电路元器件的应用。
(2)巩固加深理解数字电路的基本理论知识,学习基本理论在实践中综合运用的初步经验,掌握数字电路系统设计的基本方法及在面板上接线的方法、技术、要注意的问题。
(3)培养数字电路实物制作、调试、测试、故障查找和排除的方法。
(4)培养细致、认真做实验的习惯。
(5)培养实践技能,提高分析和解决实际问题的能力。
1.2.3设计思路
该密码锁有两组时间显示电路,由两片74ls160组成,时间显示两片数码管显示器组成。一组密码输入电路,由十个拨码开关、上拉电阻、消抖电容组成密码输入电路。存储电路由一片存储器芯片2114存储写入的密码,一片74ls160芯片给2114输入地址码。比较电路由一片74ls85比较芯片跟74ls125三态门组成。
1.2.4 总体设计简图及电路总图
图1.2.4 设计简图
图1.2.5 总体设计简图
二、单元电路设计
2.1 计时显示电路
2.1.1 60进制秒计数
“60进制计数器”采用两片十进制计数器160异步清零构成,控制清零端使其每次从0开始计数。图中LOAD′为同步置数控制端,MR′为异步置0控制端,ENT和ENP为计数控制端;D0-D3为并行数据输入端,Q0—Q3为输出端,RCO为进位输出端。
由于74ls160为10进制同步计数器,当计数到(1001)9时,会在RCO端产生一个1的脉冲(RCO平时为0)。作为高位片的EP和ET输入 ,当下一个CP信号来时高位片为计数工作状态,计入1,而低位片计成0(0000),它的C端回到低电平。而低位片的EP和ET恒为1,始终处于计数工作状态。
当MR′=1,LOAD′=0时,在时钟脉冲CP上升沿到来时,并行输入的数据D0—D3被置入计数器相应的触发器中,Q0Q1Q2Q3=ABCD。
当LOAD′=CLR′=ENP=ENT=1,CP端输入计数脉冲时,计数按照8421BCD码的规律进行十进制加法计数。当LOAD′=CLR′=1,且ENT和ENP中有0时,则计数器保持原来的状态不变。
在计数器执行保持功能时,如ENP=0、ENT=1时,则RCO=ENTQ3Q0=Q3Q0;如ENT=0、ENP=1时,则RCO=ENT·Q3Q0=0。下图所示为由两片74LS160级联组成的60进制同步加法计数器及其译码显示电路。
图2.1.1 60进制秒计数
当计数到60之后QB、QC段位“1”与非输出后为“0”,三态门不导通,计数在60的时候停止,然后对次数计数芯片清零,使系统进入自锁状态。
2.1.2 35秒报警电路
图2.1.2 35进制电路
三十五进制计数,当个位数为5,十位数为3的时候给计数芯片74LS160的CLR端清零,使芯片重新从00开始计数。
2.2 比较电路
比较电路由74LS85芯片组成,数值比较器74LS85是4位数值比较器。两
原创力文档


文档评论(0)