7段数码显示译码器设计.docVIP

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
7段数码显示译码器设计

南昌航空大学实验报告 年 月 日 课程名称: EDA技术实验 课程名称: 7段数码显示译码器设计 班级:__姓名: 同组人:___________________________ 指导老师评定:___________________________签名:________________________ 一、实验目的 1、学习7段数码显示译码器设计; 2、学习多层次设计方法。 二、实验原理 7段数码是纯组合电路,通常的小规模专用TC,如74或4000系列的期间只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是二进制的,所以输出表达都是十六进制,为了满足16进制数的译码显示,最方便的方法就是利用VHDL译码程序在FPGA或CPLD中实现,本实验可以较方便的实现这一目的。7段BCD码译码器输出信号LED7S的7位分别接数码管的7个段,高位在左,低位在右。例如当LED7S输出为1101101时,数码管7个段:g、f、e、d、c、b、a分别接1、1、0、1、1、0、1,接有高电平的段发亮(共阴极),于是数码管显示“5”。 实验步骤 在VHDL编辑器窗口输入7段数码显示译码器的VHDL描述: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY DecL7S IS PORT(A :IN STD_LOGIC_VECTOR(3 DOWNTO 0); LED7S:OUT STD_LOGIC_VECTOR(6 DOWNTO 0)); END ; ARCHITECTURE one OF DecL7S IS BEGIN PROCESS(A) BEGIN CASE A(3 DOWNTO 0)IS WHEN0000=LED7S=0111111;--X3F-0 WHEN0001=LED7S=0000110;--X06-1 WHEN0010=LED7S=1011011;--X5B-2 WHEN0011=LED7S=1001111;--X4F-3 WHEN0100=LED7S=1100110;--X66-4 WHEN0101=LED7S=1101101;--X6D-5 WHEN0110=LED7S=1111101;--X7D-6 WHEN0111=LED7S=0000111;--X07-7 WHEN1000=LED7S=1111111;--X7F-8 WHEN1001=LED7S=1101111;--X6F-9 WHEN1010=LED7S=1110111;--X77-10 WHEN1011=LED7S=1111100;--X7C-11 WHEN1100=LED7S=0111001;--X39-12 WHEN1101=LED7S=1011110;--X5E-13 WHEN1110=LED7S=1111001;--X79-14 WHEN1111=LED7S=1110001;--X71-15 WHEN OTHERS=NULL; END CASE; END PROCESS; END; 进行编辑、编译、综合、适配、仿真、给出其所有信号的时序仿真波形,如图4-1所示, 图4-1 7段数码显示译码器仿真波形 生成7段数码管译码器元件符号如图4-2所示 图4-2 7段数码显示译码器元件符号图 实验小结 通过本次实验,学习了7段数码显示译码器的设计,加深了对VHDL语言的了解。

文档评论(0)

youshen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档