用窗函数法设计宽带数字微分器.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
用窗函数法设计宽带数字微分器

“电子信息工程专业方向”课程设计报告 课题:用窗函数法设计宽带数字微分器 班级 电子3082 学号 3082107215 学生姓名 邰 庆 阳 专业 电子信息工程 系别 电子信息工程系 指导教师 电子技术课程设计指导小组 淮阴工学院 电子与电气工程学院 2011年 12 月 用窗函数法设计宽带数字微分器 1. 设计目的 1. 培养理论联系实际的正确设计思想,训练综合运用已经学过的理论和生产实际知识去分析和解决工程实际问题的能力。 2. 学习较复杂的电子系统设计的一般方法,提高基于模拟、数字电路等知识解决电子信息方面常见实际问题的能力,由学生自行设计、自行制作和自行调试。 3. 进行基本技能训练,如基本仪器仪表的使用,常用元器件的识别、测量、熟练运用的能力,掌握设计资料、手册、标准和规范以及使用仿真软件、实验设备进行调试和数据处理等。 4. 培养学生的创新能力。 2. 设计要求 1.要求微分器的截至频率wp接近π; 2.编写设计宽带数字微分器的MALAB程序并仿真; 3.比较用各种常用窗函数(Hanning,Hamming,Blackman,Kaiser窗)及其他窗函数设计宽带数字微分器的性能:通带最大相对误差以及过渡带宽与微分器长度的关系; 4.通过比较给出在性能上最优的窗函数; 5. 完成设计报告并在报告中提供程序清单; 3 总体设计 3.1设计电路总框图: 4.单元电路设计 4.1电路原理: 4.1.1振荡器 下图是由555定时器构成的多弦振荡器,其外观及引脚是 以下是各引脚的功能: 1脚:接电源负端VSS或接地,一般情况下接地。VCC的范围为3 ~ 18V。一般是5V。 2脚:低触发端 3脚:输出端Vo 4脚:是直接清零端。当端接低电平,则时基电路不工作,此时不论TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。 5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当 6脚:TH高触发端 7脚:放电端。接放电管集电极。该端不用时,串入一只0.01μF电容接地,以防引入 8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 ~ 16V,CMOS型时基电 图中的555内部电路方框, 含有一个基本RS触发器,两个电压比较器,一个放电开关管T,三只5kΩ的电阻器构成的分压器提供比较器的参考电压。它们分别使高电平比较器A1的同相输入端和低电平比较器A2的反相输入端的参考电平为2/3Vcc和1/3Vcc。当输入信号自6脚,即高电平触发器输入并超出参考电平2/3Vcc时,触发器复位,555的输出端3脚输出低电平,同时放电开关管导通;当信号自2脚输入并低于1/3Vcc时,触发器置位,555的3脚输出高电平,同时放电开关截止。A1与A2的输出端控制RS触发器状态和放电管开关状态。 Rd是复位端,当Rd=0,555输出低电平。平时Rd端开路或接Vcc。 4.1.2扭环形计数器 扭环形计数器由两个集成移位寄存器74LS194构成,下图是其外观及引脚: 集成移位寄存器74194由4个RS触发器及他们的输入控制电路组成。控制输入端S1、S0的状态组合可以完成4种控制功能,其中左移和右移两项是指串行输入,数据是分别从左移输入端Dsl和右移输入端Dsr送入寄存器。Rd为异步清零输入端。下面的功能表中, 其第1行表示寄存器异步清零;第2行表示当Rd=1,CP=1(或0)时,寄存器处于原来状态;第3行表示为并行输入同步预置数;第4、5行为串行输入左移;第6、7行为串行输入右移;第8行为保持状态。 INPUNTS OUTPUTS CLEAR MOOD CLOCK SERIAL PARALLEL QA QB QC QD S1 S0 LEFT RIGHT A B C D L H H H H H H H × × × × H H L H L H H L H L L L × L ↑ ↑ ↑ ↑ ↑ × × × × × × × × H × L H × L × × × × × × × × × × × a b c d × × × × × × × × × × × × × × × × × ×

文档评论(0)

cuotian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档