- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
R2R架构与电阻串DAC架构的区别何在
当我们在专门研究模数转换器 (ADC)、运算放大器 (Op Amp)、数模转换器 (DAC) 以及其他电子架构的工程类院校修完其主干课程以后,您可能会认为您已理解了这些电路的所有基本功能。大多数人均对 ADC 的工作原理有了一个很好的了解,但是对 DAC 的工作原理却不太熟悉,它究竟有何功能呢?同样,对于大多数人来说,DAC 只不过是一个输入端为数字信号数据而输出端为模拟信号数据的“黑匣子”。只有为数不多的人知道其在架构方面的区别,以及与 R2R 梯形架构相比一个电阻串架构 (string architecture) 所具有的优点和缺点,反之亦然。了解他们之间的不同之处并了解这些通用 DAC 的工作原理可以使设计人员为其应用选择最佳的 DAC。
本文将对 DAC 的基本工作原理进行阐述,并对您一直想知道的一些问题做出解答。
由于 DAC 通常被视为一个输入端为数字信号数据而输出端为模拟信号数据的“黑匣子”,所以在这一点上我就不多说了。数字数据可以是串行数据格式也可以是并行数据格式。串行接口(例如,对数字数据流进行串行传输的 SPI 或 I2C 接口)就像是一个进入“黑匣子”的项链或链条,而并行接口会将一个时钟周期中所有的必要的比特数加载到该器件中。在该器件的另一端,模拟输出信号为是一个电压或一个电流,请参见图?1。
图 1?数模转换器的主要功能
不同的输入接口所提供的数据格式也有所不同,所以在速度、引脚数量、芯片面积、器件尺寸以及灵活性上都有很大的不同。然而,这两种接口(串行接口或并行接口)均可以将数字数据输入到该器件中。
一旦数字数据被输入到黑匣子(第一个功能块),那么输入寄存器就会像串行-并行转换那样工作,或者在多通道器件中对该数据进行存储,直到该数据被传输至单个 DAC 寄存器中。在输入寄存器和 DAC 架构之间起连接作用的 DAC 寄存器将起到一个存储器的作用,并对数字数据加以存储。
在 DAC 设计之初,该 DAC 寄存器为一个保存数字数据的外部存储器。如果没有 该 DAC 寄存器,那么由于模拟电路的实时馈入,DAC 的输出将随着外部输入总路线的任何变化而立即发生变化。在用户决定用新代码更新 DAC 寄存器之前,该数据会一直驻留在 DAC 寄存器之中。DAC 寄存器主要起到了一个触发电路的作用。
图?2?基本的功能块
架构
当今的高精度 DAC 主要采用了两种架构:R2R 架构和电阻串架构。这两种架构均为采用了一些数字控制逻辑的模拟电路。通过一款基本的 R2R 架构,就有可能生成一个电流输出或电压输出;而电阻串架构只能利用一个输出缓冲器生成一个电压输出,如图?2?中的输出电路结构图所示。在电流输出的情况下,没有实施输出缓冲器。
电阻串架构
顾名思义,电阻串架构就是一个以串联形式放置的一串电阻,以构建一个电阻串。从理论上来说,您可能会需要 256 个电阻才能构建一款 8 位 DAC (28 = 256),(请参见图?3?)。
图 3?主要的电压输出电阻串架构
提高精度也就是说要增加所需电阻的数量以构建一个电阻串 DAC。对于一款 16 位DAC 而言,可能需要65,536 个电阻才能生成所有可能的电压/数字阶跃 (step)。但是,在现实真正的设计中,在一颗芯片上实施近 66,000 个电阻是不切实际的,对于当今的小封装,低功耗和低成本要求而言尤为如此。因此,设计人员推出了其它更小的电路设计方案,如可降低电阻串上所需电阻数量以及接触点的内插式放大器,从而实现了功耗更低且更节省空间的设计。该内插式放大器用来代替输出缓冲器。当今的一些电阻串架构拥有一个可用作放大器外部反馈环路的引脚。
图3?显示了一款包含了内部输出缓冲器的电阻串架构,该缓冲器可生成相当于数字输入代码的电压输出。
由于特定的电阻串架构,电阻串 DAC 具有低成本和保证单调性能的优点。值得一提的另外一个很重要的优点是可以实现小型封装的低功耗和小裸片面积,从而使他们非常适合便携式应用。其另外一个优点是输出缓冲器已经包括在该架构之中,从而无需使用更多的板上外部组件。其次,该输出缓冲器还实现了内部电阻和模拟电路与外界的隔离,这在低阻抗电路中非常有用。许多应用都要求低突波能量,这也是电阻串架构的另外一个优点所在。
另一方面,由于电阻串设计的更高阻抗,所以其噪声通常会高于 R2R 架构的噪声。设计人员还应该清楚地知道有限的精度(亦称为积分非线性 (INL))。较早的设计通常在中-60 最低位 (LSB) 提供 INL 数字,而较新型的一些设计则利用改进的工艺技术,现在可以在 4LSB 区域提供典型的 INL 数字。对于诸如马达控制或过程控制的许多闭环应用而言,一个典型的 4 LSB INL 就已经足够了。然而,对于其它应用而言(如:自动测试设备),这还远远不够,那些应用
您可能关注的文档
最近下载
- 输液泵使用 ppt新流程.ppt VIP
- 乐企数字开放平台用户指引(纳税人端).pptx
- 人工智能在文化保护与传承中的应用.pptx VIP
- 一部分aptitude test适用于四大各种测试带详细答案solutions.pdf VIP
- 2025年海南经贸职业技术学院教师招聘考试笔试备考题库.docx VIP
- 一部分aptitude test适用于四大各种测试带详细答案questions.pdf VIP
- 中国血栓性疾病防治指南.pdf VIP
- 最新部编版一年级语文下册全册学历案(精心撰写).doc VIP
- 2022年超导材料行业专题研究 低温超导材料与高温超导材料产业分析.docx VIP
- 体例格式9:工学一体化课程《小型网络安装与调试》任务2学习任务工作页.docx VIP
文档评论(0)