《数字电路与逻辑设计》5.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电路与逻辑设计》5

练习题(2)参考答案 1.(3.2)Y1=A+B+C;Y2=(A; Y3= AB+C。输出Y的波形见答图2.1所示。 答图2.1 2.(3.7)Y1=AB;Y3= A(B;Y4= (A(B。输出Y的波形见答图2.2所示。 答图2.2 3.(3.9)Y1= 1;Y2=0;Y3=0;Y4=1。 4.(3.10)Y1=ABC;Y3=Z(B=1)、(A(B=0);Y4= A(B=1)、Z(B=0)。 5.(3.13) (1)图(a)实现与非功能,不用的输入端应接高电平。 (2)要实现与或非功能,与门多余的输入端应接高电平,或门多余的输入端应接低电平。 (3)当C=1时,TG门传输,当C=0时,TG门截止,输出高阻态,相当于悬空。要实现Y3= (A,应使或非门该输入端为逻辑低电平,因此,传输门输出应通过大电阻到地。 (4)当C=0时,Y4= A((B,当C=1时,三态门输出高阻并通过10k(电阻接地,故为低电平,Y4=A。10k(电阻应改接V DD。(图略) 6.(4.1) 图(a):Y1= (A(B+AB,同或门。 图(b):Y2= (A(B(C(D+(A(BCD+AB(C(D+ABCD,同检测器。 图(c):Y3= A(B(C(D,判奇电路。 7.(4.5)见答图2.7。 答图2.7 8.(4.11) (图略)。 (1)用4选1数据选择器。可得:D10= D11= D13=C、 D12=(C (2)用8选1数据选择器。可得:D0= D5=(D、D1= D4= D、D2= D6=1、D3= D7=0 9. 设两个四位二进制加数分别为A=A3A2A1A0、B=B3B2B1B0,被减数和减数分别为A=A3A2A1A0、D=D3D2D1D0。 当X=0时作加法运算,B3B2B1B0= D3D2D1D0,B(0= B;当X=1时作减法运算,B3B2B1B0= (D3(D2(D1(D0,B(1=(B。逻辑图如答图2.9所示。 答图2.9 10. 见答图2.10。 答图2.10 11.真值表见答表2.11。该电路是一个4线-16线译码器。 答表2.11 输入 输出 输入 输出 D3 D2 D1 D0 (Y0(Y1(Y2(Y3(Y4(Y5(Y6(Y7 D3 D2 D1 D0 (Y8(Y9(Y10(Y11(Y12(Y13(Y14(Y15 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 12. 根据表2. 12,可写出输出Di、Ci的表达式(设A2=A i、A1=B i、A0=C i-1): 画出逻辑图见答图2. 12所示。 答图2. 12 13. 根据图2.13,可列出: Ci=(Ai (Bi Ci-1+(Ai Bi(Ci-1+Ai(Bi(Ci-1+Ai Bi Ci-1 Di=(Ai(Bi Ci-1+(Ai Bi(Ci-1+(Ai Bi Ci-1+Ai Bi Ci-1 列出真值表见答表2.13,实现全减器功能。 答表2. 13 Ai Bi Ci-1 Di Ci Ai Bi Ci-1 Di Ci 0 0 0 0 0 1 0 1 0 0 1 1 0 0 1 1 1 1 1 0 1 0 0 1 0 1 1 1 0 1 1 1 0 1 0 0 0 0 1 1 4

文档评论(0)

zhanghc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档