- 1、本文档共23页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《可编程逻辑设计》实验手册(VHDL版)
《可编程逻辑设计》实验指导书
福州大学物理与信息工程学院电子信息工程系
目 录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc275077720 实验一 利用原理图输入法设计4位全加器 PAGEREF _Toc275077720 \h 1
HYPERLINK \l _Toc275077721 实验二 简单组合电路的设计 PAGEREF _Toc275077721 \h 4
HYPERLINK \l _Toc275077722 实验三 简单时序电路的设计 PAGEREF _Toc275077722 \h 6
HYPERLINK \l _Toc275077723 实验四 异步清零和同步时钟使能的4位加法计数器 PAGEREF _Toc275077723 \h 8
HYPERLINK \l _Toc275077724 实验五 七段数码显示译码器设计 PAGEREF _Toc275077724 \h 10
HYPERLINK \l _Toc275077725 实验六 数控分频器的设计 PAGEREF _Toc275077725 \h 12
HYPERLINK \l _Toc275077726 实验七 4位十进制频率计的设计 PAGEREF _Toc275077726 \h 14
HYPERLINK \l _Toc275077727 实验八 交通灯逻辑控制电路设计 PAGEREF _Toc275077727 \h 16
HYPERLINK \l _Toc275077728 附录 EDA实验箱部分资源引脚说明 PAGEREF _Toc275077728 \h 20
- PAGE 21 -
实验一 利用原理图输入法设计4位全加器
一、实验目的:
熟悉如何在QuartusⅡ集成环境下利用原理图输入设计简单组合逻辑电路,掌握层次化的电路设计方法。
二、实验原理:
一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的进位输入信号cin相接。
三、实验内容:
1.QuartusII软件的熟悉
熟悉QuartusⅡ环境下原理图的设计方法和流程,可参考课本5.4节的内容,重点掌握层次化的设计方法。
2.设计1位全加器原理图
设计的原理图如下所示
3.利用层次化原理图方法设计4位全加器
(1)生成新的空白原理图,作为4位全加器设计输入
(2)利用已经生成的1位全加器作为电路单元,设计4位全加器的原理图,如下所示
4、设计一个超前进位4位全加器
以上设计的全加器是基于串行进位的结构,高位的进位输入必须等待低位的运算结果,造成较长的延时。通过对进位位进行超前运算,可以缩短这部分的延时。
在已有1位全加器的基础上设计一个具有超前进位结构的4位全加器,原理图如下所示
5、完成设计流程
(1)在QuartusII环境下对以上设计电路按照教材5.1节的流程进行编译,排除错误,生成最终配置文件。
(2)对结果进行时序仿真,观察设计的正确性(注意观察时序仿真波形中引入的延时),如有错误应改正电路,并重新执行整个流程,直到得到正确的仿真结果。
四、思考题
1、你在原理图设计中使用的是哪一个库里面的元件,是否还有其他库可用,有什么不同?请试着用另外一个库重复以上的设计内容。
2、试用QuartusII下的时序分析器(教材11.3.7~11.3.8)分析两种进位结构的4位全加器的时序,给出数据对比,说明两者之间的性能差异。
实验二 简单组合电路的设计
一、实验目的:
熟悉QuartusⅡ境下以VHDL作为输入的设计全过程。学习简单组合电路的设计、多层次电路设计、仿真和实际硬件电路测试的方法。
二、实验原理
VHDL硬件描述语言是一种可以从多个层次上对数字逻辑电路进行建模的国际标准(IEEE),本次实验是用VHDL设计一个简单的数字组合逻辑电路,并结合QuartusⅡ环境和实验电路进行硬件测试。
三、实验内容:
根据实验一中一位全加器的电路原理图,改用VHDL语言文本输入方法,设计一位全加器,要求采用结构化的描述方法。设计完成后,利用QuartusⅡ集成环境进行时序分析、仿真,记录仿真波形和时序分析数据。
用VHDL语言设计一个四选一数据选择器电路。
要求先设计一个二选一数据选择器mux21,然后利用元件例化语句设计四选一数据选择器mux41,同样请给出时序分析数据和仿真结果。
3)硬件测试
请在实验系统上测试四选一数据选择器。
四、思考题
如果不使用元件例化语句,而是直接设计四选一数据选择器mux41,应如何用VHDL进行描述?
实验三 简单时序电路的设计
一、实验目的:
掌握QuartusⅡ环境下以VH
您可能关注的文档
- “股经背离”理论及基于中国的经验分析.doc
- “诚信客户”表彰授牌活动的法律思考的研究.doc
- “误差分析和数据处理”习题及解答.doc
- “资本主义世界市场经济全球化”的教学研究[备课资料].doc
- “软件开发技术基础”教学改革与探索.doc
- “非常3+1”管理权限流程优化改革.doc
- “SDSPR教学法”在程序设计类课程中的应用.doc
- 《2010年企业新生代农民工状况调查及对策建议》.doc
- 《2014中南大学电路理论考研模拟五套卷与答案解析》.doc
- 《2014华科电路理论考研模拟五套卷与答案解析》.doc
- 空气触觉反馈系统行业市场发展趋势及投资咨询报告.docx
- 2023年重庆市重庆市南川区峰岩乡招聘社区工作者真题含答案详解.docx
- 2023年重庆市重庆市南川区庆元乡招聘社区工作者真题及完整答案详解1套.docx
- 湖南省长沙市第二十一中学2024-2025学年高二下学期7月期末考试地理试卷(含答案).pdf
- 2023年重庆市重庆市南川区峰岩乡招聘社区工作者真题参考答案详解.docx
- 跨境学分银行服务行业市场发展趋势及投资咨询报告.docx
- 跨设备工作流编排行业市场发展趋势及投资咨询报告.docx
- 陆水电站试题及答案.docx
- 湖南省长沙市宁乡市2024-2025学年高二下学期7月期末联考地理试卷(含答案).pdf
- 2023年重庆市重庆市南川区太平场镇招聘社区工作者真题及完整答案详解1套.docx
文档评论(0)