- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验三 组合逻辑II
* * * * 实验三 组合逻辑电路二 (1)掌握译码器和数据分配器的工作原理和应用。 (2)掌握显示译码器的工作原理。 实验目的 (3)熟悉常用译码器、显示译码器的典型应用。 (1)实验设备:数字电子技术实验箱1台。 (2)实验器件:TTL芯片74LS00、74LS139、74LS138、 74LS248 和 共阴数码管各1片。 2. 实验仪器及器件 实验三 组合逻辑电路二 (1)二进制译码器 如 2线一4线 74LS139、 3线一8线 74LS138 和 4线一16线译码器。 若有 n 个输入变量, 则有 2n 个输出端。 每一个输出函数对应于 2n 个输入变量的最小项。 3. 实验原理 3-8线译码器 74LS138引脚排列 实验三 组合逻辑电路二 其中,A2、A1、A0 为地址输入端, 为译码输出端, , , 为使能端。 实验三 组合逻辑电路二 在译码器使能端输入数据信息,器件就成为一个数据分配器,如图所示。 3-8线译码器CT74LS138作8路数据分配器 (a)输出原码接法 (b)输出反码接法 实验三 组合逻辑电路二 CT74LS139实现三-六线译码 CT74LS139实现三-七线译码 实验三 组合逻辑电路二 (2)七段译码器和数码显示器 把二进制数显示为相应的十进制数,需要七段译码器和数码显示器。 3. 实验原理 七段译码器 74LS248 功能表 实验三 组合逻辑电路二 (2)七段译码器和数码显示器 3. 实验原理 七段译码器 74LS248 外引脚图 实验三 组合逻辑电路二 (2)七段译码器和数码显示器 3. 实验原理 数码显示器内部结构和外管脚排列 1. 测试双2-4线译码器74LS139和3-8线译码器74LS138的逻辑功能: (1)G 、A1、A0分别由逻辑开关控制, 接 LED发光二极管显 示输出状态,即测试 74LS139 的逻辑功能,自行列表记录实验结果。 (2)输入 信号,使用LED观察 的输出状态,即测试74LS138的逻辑功能,自行记录实验结果。 (3)在STA 输入数据信息(1Hz的连续脉冲信号),令 再令STA=1,从 或 端输入数据,分别观察反码分配和原码分配的实验现象,并自行列表记录。 2.自行连接电路,测试七段译码显示的过程,自行列表记录实验结果。 3.采用双二--四线译码器(74LS139)和二输入端的与非门,设计一个三一七线译码器, 要求:写出设计过程,画出设计电路,测试逻辑功能,并自行列表记录实验结果。 实验三 组合逻辑电路二 4.实验内容及步骤: 5.实验预习 预习: (1)复习译码器/数据分配器的工作原理和特点。 (2)复习译码器/数据分配器的应用方法。 (3)复习译码器的扩展使用及设计方法。 实验三 组合逻辑电路二
原创力文档


文档评论(0)