《电子技术》(吕国泰)门电路和组合逻辑电路资料.ppt

《电子技术》(吕国泰)门电路和组合逻辑电路资料.ppt

《电子技术》(吕国泰)门电路和组合逻辑电路资料

一、半加器 二、全加器 几种常用组合逻辑电路 加法器: 实现二进制加法运算的电路。 第五节 加法器 加法器 编码器 译码器 一、半加器 +) 1 1 1 (B) 0 1 0 1 (A) 0 进位 1 1 0 (A+B) 1 1 0 加数 被加数 [例]: 和数 本位和 向高位的进位 进位数 第五节 加法器 二进制数运算规则 ①运算规律:逢二进一,即:1+1=10。 ②半加——最低位是两个1位二进制数相加,只求本位和,不管低位送来的进位数。 ③全加——其余各位都是3个1位二进制数相加(加数、被加数、低位送来的进位数)。 ④任何位相加的结果都产生两个输出:本位和、向高位的进位。 不考虑低位 来的进位 半加器实现 要考虑低位 来的进位 全加器实现 第五节 加法器 进位 +) 1 1 1 (B) 0 1 0 1 (A) 0 1 0 (A+B) 1 1 1 0 [例]: 半加器:能对两个1位二进制数相加,求得和及进位的逻辑电路(暂不管低位送来的进位数)。 全加器:能对两个1位二进制数相加,并考虑低位来的进位,即相当于3个1位二进制数相加,求得和及进位的逻辑电路。 第五节 加法器 A B S C 逻辑状态表 0 0 0 0 0 1 1

文档评论(0)

1亿VIP精品文档

相关文档