- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验六时序逻辑电路设计Ⅰ要点解析
EDA课程 实验六 时序逻辑电路设计Ⅰ 时序逻辑电路:电路的任意时刻的输出状态不仅取决于该时刻的输入状态,还与电路的原状态有关。所以时序电路都有记忆功能。 ⑵同步十进制加法计数器参考程序 设计二位10进制计数器(0~99)。 实验报告作业 1、设计具有复位和置位功能的3位十进制功能的计数器(0~999)。 * EDA课组 一、实验目的: 1、了解时序逻辑电路设计原理及特点; 2、学习使用时序逻辑电路设计方法。 二、实验内容 2、通过仿真软件进行验证仿真。 1、 设计几种典型时序逻辑电路系统; 三、实验原理 组 合 逻 辑 电 路 ∶ ∶ 存储电路 ∶ ∶ x1 xn yn y1 q1 qn pn p1 y1=f(x1,…,xn,q1,…,qn) yn=f(x1,…,xn,q1,…,qn) : : 时序电路状态的改变只发生在时钟边缘触发的一瞬间,该时刻的输入决定输出,其它时间都是由系统当前状态决定。 时序电路一般都是采用过程语句进行硬件描述,采用边沿或电平触发进行控制。常见的时序电路有各种触发器、锁存器、寄存器、移位寄存器、分频器和计数器等。下面将对典型时序电路进行Vierlog设计。 四、实验步骤 1、基本触发器设计 clk D 1 1 1 1 0 1 0 1 0 0 clk 0 0 Qn+1 (时钟有效沿输入时对应d的输出状态) Qn(当前状态) D 真值表 D触发器是时钟上升沿触发电路,只有上升沿到来时,触发器状态由输入决定,其它时刻由系统状态决定。 一位D触发器的Verilog描述 module dff(Q,D,clk); input D,clk; output reg Q; always @(posedge clk) begin Q=D; end endmodule 基于以上D触发器工作原理,可已采用如下Verilog描述程序: 2、基本寄存器与锁存器设计 ①寄存器设计:由触发器组成,并带有复位和置位等功能的器件,一般都是采用边沿触发寄存。 带异步复位和使能的一位寄存器设计: 当定义输入输出变量为N位宽度时,就可得到N为寄存器。 ②锁存器设计:也由触发器组成,并带有复位和置位等功能的器件,一般都是采用电平触发锁存。这种电路容易同组合电路相混淆。 module sel(CLK,D,Q); input CLK,D; output reg Q; always @ (CLK or D) if (CLK) Q = D; else Q = 1b0; endmodule 注意触发器与组合逻辑电路区别,都采用过程语句描述,又都是电平触发,区别是触发器不用完备的赋值,而组合电路必须将所有可能的赋值都考虑到。 3、计数器设计: 计数器能够累计输入脉冲个数,包含若干个触发器,并按预定顺序改变各触发器的状态,是一种应用广泛的时序电路,按照各个触发器状态翻转的时间,可分为同步和异步计数器;按照计数过程中的数字的增减规律,可分为加法、减法和可逆计数器;按照计数器循环长度,可分为二进制和N进制计数器。 ①二进制计数器设计:由给定的二进制位数决定计数长度。 module jsq_b(en,clk,reset,out); input clk,reset,en; parameter WIDTH=4; //参数定义 output[WIDTH-1:0] out; reg[WIDTH-1:0] out; always @(posedge clk ) if(reset) out=0; else if(en) out=out+1; endmodule 4位二进制计数器(相当16进制计数器)仿真结果 按照给定二进制位数就可以得到相应的二进制计数器,如2位(4进制)、3位(8进制)、4位(16进制)、5位(32进制)计数器等。 想一想如何得到5、6、7、9、10进制等计数器呢? 以上二进制计数器当位数增多时,当输出以后要显示出来,需要增加相应转化电路,使系统变得复杂,所以通常采用多位10进制计数器来计数并显示输出。 //clr为清零输入端 //C为进位输出端 //为避免进入无效状态,初始清零 *
您可能关注的文档
- 宋词(秦观晏几道贺铸周邦彦词)资料.pptx
- 宋词岳飞《满江红》(上课用)资料.ppt
- 完全平方公式讲述.ppt
- 完善安全生产培训的体系及方法与对策(修改)(郑讲述.ppt
- 完成一个流水灯项目讲述.ppt
- 完整减数有丝分裂区别讲述.ppt
- 完整基于DSP的FIR低通滤波器设计论文讲述.doc
- 完整的企业内训师管理制度讲述.docx
- 完美8敦煌莫高窟(苏教)讲述.ppt
- 完美世界(北京)网络技术有限公司的财务报表分析吴永君讲述.doc
- 湖南省衡阳市第八中学2026届高三上学期第一次月考物理(原卷版).doc
- 浙江省普通高中尖峰联盟2026届高三上学期10月联考英语(原卷版).doc
- 四川省绵阳市南山中学实验学校2026届高三上学期10月月考英语(原卷版).doc
- 湖南省衡阳市第八中学2026届高三上学期第二次月考历史 Word版含解析.doc
- 福建中考物理5年(2021-2025)真题分类汇编:专题09 功和机械能(原卷版).doc
- 福建中考物理5年(2021-2025)真题分类汇编:专题10 内能及其利用(原卷版).doc
- 福建中考物理5年(2021-2025)真题分类汇编:专题07 压强(原卷版).doc
- 福建中考物理5年(2021-2025)真题分类汇编:专题01 机械运动(原卷版).doc
- 福建中考物理5年(2021-2025)真题分类汇编:专题02 声现象(解析版).doc
- 福建中考物理5年(2021-2025)真题分类汇编:专题02 声现象(原卷版).doc
最近下载
- 脊髓损伤截瘫患者术中获得性压力性损伤预防指南(2025版).pdf VIP
- 青年教师培训ppt课件(52张).ppt VIP
- 最新钢结构厂房监理规划.docx
- 工商企业管理专业职业规划书范本.pdf VIP
- 电路第六版邱关源习题及答案全解.docx VIP
- 外贸跟单操作(第三版)课件 项目6--8 出口包装跟单、 出口运输跟单、 出口结汇跟单.pptx
- 人教部编版七年级上册语文精品课件 第四单元 单元主题阅读 (7).ppt VIP
- 2025年11月广东深圳市龙华区招聘社区网格员72人笔试模拟试题及答案解析.docx VIP
- 建设工程安全监理规程最新版.docx VIP
- QB∕T 5612-2021 钛杯 QB∕T 5612-2021 钛杯 QB∕T 5612-2021 钛杯.pdf
原创力文档


文档评论(0)