项目1与非门设计.pptVIP

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目1与非门设计

EDA进阶 5s现场管理: 1、无关物品为0; 2、寻找时间为0; 3、赃物为0; 4、环境、员工始终维持整洁; 5、素养:工作积极,延期为0.   不良行为为0. (礼貌、团队意识、浪费、违章、事故 等) 例1: 与非门VHDL程序 例1: 与非门VHDL源程序 例1: 与非门VHDL源程序 例1: 与非门VHDL源程序 例1: 与非门VHDL源程序 例1: 与非门VHDL源程序 课堂练习: 试写出三输入端与门VHDL程序 思考与实践: * * 典型工作任务: 与非门的设计与实现 学习目标: 1、掌握VHDL程序的基本结构; 2、掌握VHDL的标点符号、注释、保留字、逻辑运 算符。 职业能力目标: 1、具有门电路的设计能力; 2、初步学会maxplusII软件的使用; 3、下载、硬件测试。 职业素质要求:整理、整顿、清扫、清洁和素养 。 项目1 与非门的设计与实现 ENTITY nand2 is PORT(A,B : IN Bit; C : OUT Bit ); END nand2; ARCHITECTURE a OF nand2 IS BEGIN C= not (A AND B); END a; 描述 EDA软件 ASIC 一个完整的VHDL程序与一个器件(电路、系统)相对应。 通道 实体 结构体 ENTITY nand2 is PORT(A,B : IN Bit; C : OUT Bit ); END nand2; ARCHITECTURE a OF nand2 IS BEGIN C= not (A AND B); END a; 实体 ENTITY 结构体ARCHITECTURE 实体、结构体是VHDL语言的基本结构单元,有了这两部分即可生成一个元件 ENTITY nand2 is PORT(A,B : IN Bit; C : OUT Bit ); END nand2; ARCHITECTURE a OF nand2 IS BEGIN C= not (A AND B); END a; 句型1: ENTITY xxx is … END xxx; 含义:生成名为xxx的 器件(电路、) xxx:自定义,一般由 数字、字母组成 nand2:2输入端与非门 ENTITY nand2 is PORT(A,B : IN Bit; C : OUT Bit ); END nand2; ARCHITECTURE a OF nand2 IS BEGIN C= not (A AND B); END a; 句型2: PORT(x,x : IN Bit; x : OUT Bit ); 含义:生成名为x的BIT 型的输入端子、输 端子 x:自定义,一般由 数字、字母组成 标点符号:, ;的用法 ENTITY nand2 is PORT(A,B : IN Bit; C : OUT Bit ); END nand2; ARCHITECTURE a OF nand2 IS BEGIN C= not (A AND B); END a; 句型3: ARCHITECTURE xx OF nand2 IS BEGIN … END xx; 含义:给nand2生成名 为xx的结构(体) 名的必要性: 共享调用 ENTITY nand2 is PORT(A,B : IN Bit; C : OUT Bit ); END nand2; ARCHITECTURE a OF nand2 IS BEGIN C= not (A AND B); END a; 句型4: C= not (A AND B); 含义:A、B与运算后作

文档评论(0)

zw4044 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档