EDA技术P12课程总结研讨.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术P12课程总结研讨

1、EDA概述 1)EDA技术的基本概念(什么是EDA技术,EDA做什么) 2)EDA技术发展历程(EDA技术是怎么发展起来的) 3)基于VHDL语言的电路设计方法 VHDL介绍、与传统设计方法比较、EDA优势等 4)EDA技术开发流程 5)IP核基本概念介绍 6)自顶向下设计方法 7)EDA发展趋势 名词解释:EDA CAD CAE SOC SOPC FPGA CPLD HDL VHDL IP ASIC 能读懂相关外文资料(英译汉) 2、PLD基本结构 1)§2.1~5 简单可编程逻辑器件结构原理__PAL、GAL、EPLD 掌握关键的英语专业单词,能读懂相关外文资料 理解各种SPLD的基本结构原理 2)§2.6 CPLD与FPGA结构原理 §2.7 CPLD与FPGA的区别 掌握CPLD和FPGA器件的结构和编程原理 了解CPLD和FPGA器件的区别 3)§2.8 FPGA/CPLD测试技术 §2.9 FPGA/CPLD产品概述 §2.10 FPGA/CPLD的编程与配置 了解各类CPLD/FPGA产品 了解CPLD/FPGA测试、编程与配置方法 3、VHDL语言简介 1 )Entity 2 ) STD_LOGIC 3 ) Architecture 4 ) IEEE library 5 ) packages 6 ) STD_LOGIC_VECTORs 7 ) Configuration 8 ) The basic structure of VHDL program 条件赋值语句实现3-8译码器、三人表决器; 4、 MAX-PLUSII使用方法 1 )PLD设计流程介绍 2 )常用EDA设计工具介绍 3 ) MAX+plusII概述 4 ) MAX+plusII原理图输入设计方法 5 )设计项目的其他信息和资源分配 6 )参数可设置LPM兆功能模块 7 )文本输入设计方法 5、 VHDL行为与结构描述 1 )An example :an adder 2 )The dataflow description 3 ) Structural VHDL 4 ) Processes 5 )Sequential and concurrent VHDL 加法器、计数器、元件例化等 6、 VHDL时序电路描述 1 )时钟、触发器、寄存器 2 )时序逻辑设计 3 )实验二:BCD码加法器实验 设计一个带异步复位、同步使能的BCD码加法器,即每来一个时钟上升沿计数器加1,当加到1001时,再来一个上升沿变为0000; 7、 VHDL语言深入 1) VHDL文字规则 2) VHDL语言的数据对象 3) VHDL语言的数据类型 4) VHDL运算操作符 5) VHDL属性、时钟 6) VHDL语言的基本结构 7) VHDL顺序语句 8) VHDL并行语句 实验三程序编写(4位数码管显示实验) 8、状态机设计 1) 状态机设计基本方法 状态类型定义、状态切换、各状态输出等 2) 状态机设计方法的灵活应用 ADC0809控制状态机 序列检测器 9、宏模块使用方法 1) PLL 2) 存储器 课下可练习试用一下 10、电子系统设计实践 1) 人民币新旧检测系统设计 数据采集 2) 任意波形信号发生器 宏模块应用及相位累加器 键盘扫描、数码管显示、分频等 * * EDA技术 课程总结 任课教师:于国庆 电话电子邮箱:HBKDEDA@163.com 密码:123456 办公地点:C205 课程总结提纲 1、EDA概述 2、PLD结构原理 3、VHDL语言简介 4、MAX-PLUSII使用方法 5、VHDL行为与结构描述 6、VHDL时序电路描述 7、VHDL语言深入 8、状态机设计 另加实验部分 √ √ √ √ √ √ √ √ √ √ √ * * *

文档评论(0)

骨干 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档