zch03-组合逻辑分析与设计xp.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
zch03-组合逻辑分析与设计xp

3 组合逻辑电路的 分析与设计 3.3 组合逻辑电路的分析 3.3 组合逻辑电路的分析 二、组合逻辑的分析步骤 分析举例1 分析举例2 分析举例3 3.4 组合逻辑电路的设计 3.4 组合逻辑电路的设计 设计举例1 设计举例1 设计举例2 设计举例3 ? BCD∕七段显示译码器的设计 设计举例3 ? BCD∕七段显示译码器的设计 普通2 线─ 4线译码器 设计举例4 设计举例4 3.5 组合逻辑电路中的竞争冒险 3.5.2 消去竞争冒险的方法 三、逻辑函数的化简法 五、组合逻辑电路的分析方法 结束 普通2线─ 4线译码器 ? 仿真文件 /* 2/4 Decoders */ module vl34 Y3,Y2,Y1,Y0,A1,A0,E ; output Y3,Y2,Y1,Y0; input E; input A1,A0; reg Y3,Y2,Y1,Y0; always @ E or A1 or A0 begin assign Y3 ~ ~E A1A0 ; assign Y2 ~ ~E A1~A0 ; assign Y1 ~ ~E ~A1A0 ; assign Y0 ~ ~E ~A1~A0 ; end endmodule 普通2线─ 4线译码器 ? 仿真波形 结论:分析仿真波形图,2/4线译码器输出变量与输入变量的关系完全符合设计要求,逻辑电路设计正确。 某工厂有A、B、C三台设备,其中A和B的功率相等,C的功率是A的两倍。这些设备由X和Y两台发电机供电,发电机X的最大输出功率等于A的功率,发电机Y的最大输出功率是X的三倍。要求设计一个逻辑电路,能够根据各台设备的运转和停止状态,以最节约能源的方式启、停发电机。 解 1. 逻辑抽象 2. 列出真值表 3. 画出卡诺图,求输出L 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 Y X C B A 输 出 输 入 0 0 1 0 1 0 0 1 0 1 0 1 0 1 1 1 Y AB + C 4. 画出逻辑电路 Y AB + C 3.5.1 产生竞争冒险的原因 ? 产生正跳变脉冲的竞争冒险 若不考虑门的延迟时间?L 0 若考虑门的延迟时间:由于G1的延迟,A的下降沿要滞后于A的上升沿,在输出端产生正的尖脉冲。 竞争:在组合电路中,信号经由不同的路径达到某一会合点的时间有先有后的现象; 冒险:由于竞争而引起电路输出发生瞬间错误现象。表现为输出端出现了原设计中没有的窄脉冲,常称其为毛刺。 A B C C AC BC L 3.5.1 产生竞争冒险的原因 3.5 组合逻辑电路中的竞争冒险 当A B 1时? 竞争冒险就是因信号传输延迟时间不同,而引起输出逻辑错误的现象。 ? 产生负跳变脉冲的竞争冒险 3.5 组合逻辑电路中的竞争冒险 ? 产生正跳变脉冲的竞争冒险 ? 产生负跳变脉冲的竞争冒险 增加乘积项 例如 当B C 0时? ?将AA消掉,就不会出现竞争冒险 当B A 1时? * * 3.1 逻辑代数 3.2 逻辑函数的卡诺图化简法 3.3 组合逻辑电路的分析 3.4 组合逻辑电路的设计 3.5 组合逻辑电路中的竞争冒险 一、组合逻辑的框图、特点及描述方法 二、组合逻辑电路的分析步骤 三、组合逻辑电路分析举例 一、 组合逻辑的框图、特点及描述方法 F0(I0、I1…, In - 1) F1(I0、I1…, In - 1) F1(I0、I1…, In - 1) ? 特点 电路在任何时刻的输出状态只取决于该时刻的 输入状态,。 I0 I1 In-1 Y0 Y1 Ym-1 组合逻辑 电路 ? 逻辑功能描述方法 真值表,卡诺图,逻辑表达式,逻辑图,波形图 3.3 组合逻辑电路的分析 分析目的:确定电路的逻辑功能 逻辑图 逻辑表达式 说明功能 化简 真值表 3.3 组合逻辑电路的分析 分析图中所示电路的逻辑功能 1.写表达式 2.真值表 A B C Y 0 0 0 0 0 1 0 1 0 0 1 1 A B C Y 1 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 0 0 0 0 3.功能 判断输入信号极性是否相同的电路 — 符合电路 A B C ≥1 [解] 3.3 组合逻辑电路的分析 一个双输入端、双输出端的组合逻辑电路如图所示,分析该电路的功能。 1 1 0 1 1 0 0 0 C S B A 输 出 输 入 逻辑功能: 解: 0 0 1 0 1 0 0

文档评论(0)

cbf96793 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档