数字电路:第3章逻辑门电路PPT.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路:第3章逻辑门电路PPT

第三章 逻辑门电路;与非门的逻辑功能: 输入有“0”,输出为“1” 输入全为“1”,输出才为“0”;?;本章的教学目标;门电路的分类;§3-2 CMOS门电路;MOS管的分类; 取一块P型半导体作为衬底。 扩散两个高掺杂的N型区。从而形成两个PN结(绿色部分) 。 从N型区引出电极,一个是漏极D,一个是源极S。在源极和漏极之间的绝缘层上镀一层金属铝作为栅极G。 ; 1. vDS=0,vGS>0;? NMOS管和PMOS管的通断条件; (1)当vGS=0时,RDS可达到106Ω。当vGS增加时,RDS减小,最小可达到10Ω左右,因此,MOS管可看成由电压控制的电阻。;? NMOS集成电路;? CMOS非门的电路结构;? CMOS非门的工作原理;CMOS或非门和与非门;? CMOS二输入与非门(请参阅教材P45);CMOS或门、与门及与或非门;? 电路结构:;工作原理:;? CMOS模拟开关;? 构成组合逻辑电路;思 考 题;1.电压传输特性;AB段:vI≤1.5V, N1截止, P1导通,输出电压vO≈VDD ;CMOS门电路几个重要的参数 (CD4000 系列);噪声容限(51页) ;VNL=VILmax-VOLmax;2. CMOS门电路的静态输入特性 (关系?) ;3. CMOS门电路的静态输出特性(53页)(关系?); ?当门电路输出高电平时 ;讨论题:CMOS门电路多余引脚的处理。(53页) ;4. CMOS门电路的动态特性 ;? 状态转换时间(56页,图3.2-18);? 延迟时间(Popagation Delay) ;CMOS电路的特点;二极管和三极管的开关特性;二极管的开关特性;? 开的条件(管子饱和) ;例:已知VCC=5V,VEE= –8V,RC=1KΩ,R1=3.3KΩ,R2=10 KΩ,三极管放大倍数β=20,饱和压降VCE(sat)=0.1V,试判断当输入电平分别为0V和5V时,三极管的工作状态。 ;iB>iBS,∴三极管处于饱和状态vO=0.1`V。 ;分立元件门电路;2.或门 ;3.非门 ;(1)高低电平偏移(由于二极管有微小导通压降);分立元件门电路存在的问题;分立元件门电路存在的问题;集成TTL门电路;TTL与非门;电路二:电路一中的R2用一只二极管D3来代替 ;电路三:用三极管T4管代替RC,中间加一倒相级 ;0.3V;0.7V; A B;引线排列从左下角 开始,逆时针计算;1、电压传输特性 ;TTL门电路几个重要的参数 (T4000 系列);噪声容限 ;2. TTL门电路的输入特性 ;结论:(1)当TTL门电路输入高电平时,??入电流流入门电路,但数值很小,当TTL门电路输入低电平时,输入电流流出门电路。 ;(2)对于多输入端门电路,当n个输入同时接地(或接低电平),总的IIS(或IIL)与只有一个输入端接低电平基本相等。 ;(3)对于多输入门电路,总的高电平输入电流得按并联输入端的数目加倍 ;3. TTL门电路输入端接电阻负载特性;结论:;4.TTL门电路的输出特性 ;(2)低电平输出特性(灌电流负载特性) ;以下是用门电路来驱动LED的两种接法,哪一种较为合理? ;例:已知门电路的参数 IOHmax=1.0mA IOLmax=-20mA ;GP;5. TTL门电路动态特性 ;(2)电源的动态尖峰电流 ;TTL集电极开路门;2、普通门电路不能线与 ;集电极开路门的电路结构和逻辑符号 ;? OC门实现“线与”逻辑;分别用TTL“与非”门和OC门,实现函数;TTL三态门;低电平使能;? 三态门的应用;2. 双向传输;OD门和CMOS三态门;小 结;练习题;;

文档评论(0)

ccx55855 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档