9组合逻辑电路——加法器和数值比较器研究.pptVIP

9组合逻辑电路——加法器和数值比较器研究.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4.3.4 加法器 ◆加法器是计算机系统中最常用的算术运算单元,它是计算机CPU中算术运算器的基本单元。 ◆其他算术运算如减、乘、除等都可以由加法运算演变而来。 ◆加法器一次能计算的数据的长度就是加法器的长度,常用的8、16、32位等,当然最简单的是1位的加法器。 半加器 全加器 4.3.5 数值比较器 一、1位数值比较器 1位数值比较器真值表 四位数值比较器的真值表: 根据比较规则,可得四位数值比较器逻辑式: 4位数码比较器CC14585 4.4 组合逻辑电路中的竞争-冒险现象  例1:与门的竞争-冒险 例2:2—4线译码器 例1:消除竞争-冒险的电路 波 形 关 系 例2:消除竞争-冒险的电路 添项 本章小结 对集成电路的要求 1 引入封锁脉冲—在输入信号发生竞争期间,封 锁门的输出;封锁脉冲必须与输入信号的转换 同步。 2 引入选通脉冲—等电路达到新稳态后,再输 出。 前封 中选 3 接入滤波电容—吸收和削弱窄脉冲。 后滤 4 修改逻辑设计,增加冗余项。 添项 4.4.3 消除竞争-冒险现象的方法 1 A 2 4 1 B 1 3 前封 中选 ?t Cf Cf 几十至几百皮法 后滤 t B t A t t t ?t t 封锁脉冲 选通脉冲 A 1 B 2 3 C 1 “1” “1” 中选 前封 F Cf 后滤 A 1 1 B 2 3 C 4 “1” “1” F 当 ,F A+ 1时,有竞争-冒险的 可能; 为消除之,可以添加冗余项 BC: 添项: (封3号门) * 第9讲 加法器和数值比较器 0 1 1 0 0 0 0 0 1 0 1 1 0 1 0 1 CO S B A S A?B CO A?B ◆A、B为两个1位数,不考虑来自低位的进位,A、B相加的结果为S,产生的进位为CO,称半加。 一、1位加法器 1 0 1 1 0 0 1 0 1 0 0 1 1 0 0 0 0 0 0 0 1 1 1 1 CI 1 0 1 0 0 1 0 0 1 1 1 1 1 0 0 1 CO S B A S A?B?CI CO AB+ACI+BCI CI A+B +AB 若不化为最简: CO CI A?B +AB ◆如果将两个对应位的加数和来自低位的进位相加,则为全加。 由半加器构成全加器 半加器 半加器 ?1 A B CI S CO s s c c 全加器: 半加器: A? B A? B CI? A? B S A?B?CI CO AB+ACI+BCI CI A?B +AB S A?B CO A?B A?B?CI CI A?B +AB 管 脚 图 SN74LS183 1 1A 1B 1CI 1CO 1S GND 2 3 4 5 6 7 NC 2CI 2CO 2S 2A 2B Vcc 14 13 12 11 10 9 8 NC 输入 输入 输出 甩空 甩空 输入 输出 输出 双全加器74LS183: CI CO CI CO CI CO CI CO C-1 0 C0 C1 C2 C3 S0 S1 S2 S3 A0 B0 A1 B1 A2 B2 A3 B3 二、 多位加法器 若有多位数相加,则可采用并行相加串行进位的方式来完成。例如,有两个4位二进制数A3A2A1A0和B3B2B1B0相加,可以用4个全加器来构成,其原理图如下图所示。 低位的进位输出端接高位的进位输入端,因此,任一位的加法运算必须在低位的运算完成之后才能进行,这种进位方式称为串行进位。 1.串行进位加法器 串行进位的特点是电路简单,缺点是运算速度慢。 全加器的输出: 2.超前进位加法器 为了提高运算速度,必须设法减少或消除由于进位信号逐级传递所消耗的时间。 定义两个中间变量Gi 和 Pi : 高位的进位输入信号是否有可能只由加数和被加数来判断,而与低位的进位无关? 这两个函数都与进位信号无关。 由上式可得各进位位的分步式: CO0 G0+P0CI0 CO1 G1+P1CI1 G1+P1G0+P1P0CI0 CO2 G2+P2G1+P2P1G0+P2P1P0CI0 CO3 G3+P3G2+P3P2G1+P3P2P1G0+P3P2P1P0CI0 可见进位信号只与函数Gi、Pi和CI0有关,而CI0是最低位的进位输入,其值为0,所以各位进位信号是可以并行产生的。 当Ai Bi 1时,Gi 1,COi 1,即产生进位,所以Gi称为进位生成函数。 若Pi 1, 即Ai+Bi 1时,COi Gi + CIi,低位的进位能传送到高位的进位输出端,故Pi称为进位传送函数。 根据超前进位概念构成的集成4位超前进位加法器74LS283的逻辑图见P137。逻辑符号如下: CI S3 S2

文档评论(0)

5201394 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档