基于FPGA数字跑表的设计资料.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
 PAGE \* MERGEFORMAT 21 现代电子技术实验报告 数字跑表的设计  HYPERLINK \l _Toc6442 目 录……………………………………………………………………………  PAGEREF _Toc6442 2  HYPERLINK \l _Toc29191 一、基于FPGA的VHDL设计流程………………………………………….3  HYPERLINK \l _Toc28194 1.1 VHDL语言介绍…………………………………………………………..3  HYPERLINK \l _Toc29153 1.1.1 VHDL的特点………………………………………………………….. 3  HYPERLINK \l _Toc16672 1.2 FPGA开发介绍………………………………………………………….. 4  HYPERLINK \l _Toc15325 1.2.1 FPGA简介……………………………………………………………... 4  HYPERLINK \l _Toc27244 1.2.2 FPGA设计流程………………………………………………………... 4  HYPERLINK \l _Toc14810 1.2.3 实验板使用芯片XC3S200A介绍……………………………………… 6 二、总体电路的设计……………………………………………………………6 2.1设计要求 ……………………………………………………………………………...6 2.2系统工作原理…………………………………………………………………………6 2.3单元电路的划分……………………………………………………………………...6  HYPERLINK \l _Toc21487 三、电子秒表的单元电路设计…………………………………………7  HYPERLINK \l _Toc5775 3.1 电子秒表的设计过程及结果分析………………………………………….7  HYPERLINK \l _Toc28306 3.1.1 分频器……………………………………………………………………..7  HYPERLINK \l _Toc4006 3.1.2按键消抖…………………………………………………………………...8  HYPERLINK \l _Toc3840 3.1.3 控制电路…………………………………………………………………..8  HYPERLINK \l _Toc3941 3.1.4 计数器……………………………………………………………………..9  HYPERLINK \l _Toc24648 3.1.5 寄存器……………………………………………………………………..12  HYPERLINK \l _Toc20249 3.1.6 显示模块…………………………………………...……………………...15  HYPERLINK \l _Toc5929 3.1.7 使能模块…………………………………………17  HYPERLINK \l _Toc5929 四、 顶层设计…………………………………………18 4.1 顶层设计…………………………………………18  HYPERLINK \l _Toc5791 4.2 分配引脚和下载实现………………………………………19 4.3 测试结果及结论20 五、 经验及收获22 一、基于FPGA的VHDL设计流程 1.1 VHDL语言介绍 VHDL(Very-high-speed Integrated Circuit Hardware Description Language)诞生于1982年.1987年底,VHDL被IEEE(The Institute of Electrical and Electronics Engineers)和美国国防部确认为标准硬件描述语言.自IEEE公布了VHDL的标准版本(IEEE-1076)之后,各EDA公司相继推出了自己的VHDL设计环境,并宣布自己的设计工具可以和VHDL接口.此后VHDL在电子设计领域得到了广泛的接受,并逐步取代了原有的非标准硬件描述语言.1993年,IEEE对VHDL进行了修订,从更高的抽象层次和系统描述能力上扩展VHDL的内容,公布了新版本的VHDL,即IEEE标准的1076-1993版本.现在,VHDL和VERILOG作为IEEE的工业标准硬件描述语言,又

文档评论(0)

LOVE爱 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5341224344000002

1亿VIP精品文档

相关文档