- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ACEX系列器件
2.5.4 ACEX系列器件
1.概述
ACEX系列是Altera公司于2000年提供的一种高性能、低功耗的高密度器件,它综合了查找表结构与EABs。其中,基于LUT的逻辑功能优化了数据通道和寄存器的性能与效率,而EAB则能实现RAM、ROM、双口RAM、FIFO等各种存储器功能。ACEX 1K较适合于需要复杂的逻辑功能和存储器功能的应用场合,如DSP(数字信号处理)、宽带数据通道控制以及数据传输、微处理器与通信领域等。
ACEX系列包含ACEX 1K和ACEX 2K系列。ACEX 1K系列基于创新的0.22/0.18 μm混合工艺,密度为10 000~100 000门。ACEX 2K系列基于0.18 μm工艺,密度为20 000~150 000门。所有的ACEX系列器件兼容PCI局部总线规范,支持锁相环电路。
ACEX具有较高性价比,它的高密度非常适用于对价格敏感的高密度解决方案,而其高性能则可以满足各种性能的需求。ACEX 1K可用MAX+plusⅡ作为开发工具。
2.结构与功能
这里主要介绍ACEX 1K的嵌入式阵列块(EAB)、逻辑阵列块(LAB)、逻辑单元(LE)、快速通道互连布线结构(Fast Track Interconnect Routing Structure)和I/O单元(IOE)。
每一个ACEX 1K系列器件包含一个嵌入式的阵列(如图2-32所示),用来实现存储器和专用的逻辑功能:包含一个逻辑阵列用来实现通用的逻辑。ACEX 1K系列器件的嵌入式阵列和逻辑阵列的功能类似于FLEX 10K系列,但需要说明的是,当实现存储器的功能的时候,每一个EAB提供4 Kb的存储空间,而FLEX 10K系列EAB提供2 Kb的存储空间。
图2-32 ACEX 1K系列器件结构
ACEX 1K系列和FLEX 10K系列的基本结构非常类似。在ACEX 1K内部,信号的互连也是通过快速通道互连布线结构完成的,每一个I/O端口由一个分布在Fast Track互连的行和列的末端的IOE馈送信号。此外,ACEX 1K器件系列也提供了6个专用的输入端口。
1) 嵌入式阵列块
ACEX 1K系列的逻辑功能是通过EAB来实现的,其原理和FLEX 10K系列相同。
ACEX 1K的增强型的EAB支持双口RAM,双端口结构对于实现FIFO来讲非常合适。
ACEX 1K的EAB可以支持最多16 b宽的RAM块。ACEX 1K的EAB可以工作在双端口方式和单端口方式下。在双端口方式下,EAB的读/写部分使用分离的读/写时钟,使得读/写操作可以在不同的速率下进行。EAB的读/写部分还有分离的同步时钟使能信号,使得读/写操作可以单独地进行。
EAB也可以作为双向和双端口存储器来使用,这样两个端口可以同时进行读/写操作。实现这种类型的双端口存储器需要使用两个EAB来支持同时进行的读/写操作。
图2-33所示为ACEX 1K系列器件的双端口RAM模式。在这种模式下,RAM同时存在读使能信号Read Enable和写使能信号Write Enable,读操作地址Read Address和写操作地址Write Address。
图2-33 ACEX 1K系列器件的双端口RAM模式示意图
图2-34所示为ACEX 1K系列器件的单端口RAM模式。使用ACEX 1K系列的EAB同样可以实现同步RAM,原理和使用FLEX 10K系列的EAB实现相同。当使用ACEX 1K系列的EAB实现RAM的时候,可以配制成如下结构:256×16,512×8,1024×4或2048×2。可以使用多个EAB产生更大容量的RAM。
2) 逻辑阵列块
ACEX 1K系列的LAB结构如图2-35所示,每一个LAB包含8个LE、相关的进位链和级联链、LAB控制信号和LAB局部互连线。
ACEX 1K系列的LAB的控制信号和FLEX 10K系列的LAB的控制信号相同。
图2-34 ACEX 1K系列器件的单端口RAM模式
图2-35 ACEX 10K的LAB
3) 逻辑单元
与FLEX 10K系列类似,LE是ACEX 1K架构中最小的逻辑单位。每一个LE包含一个4输入LUT、一个可编程的触发器、进位链和一个级联链。LE的结构如图2-36所示。
ACEX 1K系列的LE驱动互连资源的方式同FLEX 10K系列。
ACEX 1K架构提供一种专用的高速数据通道连接相邻的LE,即进位链和级联链,其控制方式和功能与FLEX 10K系列相同。
图2-36 ACEX 1K的逻辑单元结构
4) 快速通道(Fast Track)互连
快速通道互连结构的功能和控制与FLEX 10K系列相同。每一列的EAB有专用的列互连资源,列互连可以驱动FO管脚或者是其他行互连,用来传递信号到器件中其他的EA
您可能关注的文档
最近下载
- DB34_T 3222-2018 臭鳜鱼加工技术规程.docx VIP
- 20G520-1_2钢吊车梁6m_9m(2020年合订本-高清版).pdf VIP
- 2024年电厂化学专业题库(附答案).pdf VIP
- 屠景明著《象棋实用残局》1956年版-.pdf VIP
- UNIT1 NEVER GIVE IN NEVER, NEVER, NEVER文库.ppt VIP
- 下肢静脉血栓防治课件PPT最新完整版本.pptx VIP
- 食品厂项目计划书.docx VIP
- 七年级上册人教版历史知识点总结.docx VIP
- kosher认证申请表(kosherapplicationform).doc VIP
- 行香子》秦观课件.pptx VIP
原创力文档


文档评论(0)