- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
PAGE 22
DSP试验箱VC5416板原理说明
DSP试验箱VC5416板的原理图位置
C:\ICETEK\VC5416AE\DOCS\ICETEK-VC5416Ae原理图.pdf ,共6张
① CPU.PFD ② CPLD.PFD ③ RAM.PFD ④ UART.PFD ⑤ EXIO.PFD ⑥ CODEC.PFD
ICETEK-VC5416-A评估板及教学实验箱实验指导书VE3.pdf
ICETEK-VC5416-A 评估板技术指标(实验指导书P1)
ICETEK-VC5416-A 原理图和实物图(实验指导书P2)
所涉及的芯片请:到厂家网站,查看厂家的DATASHEET(英文版,权威;中文版是翻译),内含其功能、技术指标、典型应用电路;或一般百度也可找到厂家的DATASHEET;或上中国知网,查相关应用的论文
CPU.PFD原理图解剖
1、CPU :TMS320VC5416
CPU使用TI公司TMS320VC5416,其权威资料/product/tms320vc5416
或见教材、网络资料
2、电源:VC5416的工作电压为3.3V、1.6V。需要将5V的VCC转化
1117-33是低压差线性稳压源芯片(加ams之类前缀表示厂家),把5V转成3.3v。
(C26对应的104=10*10^4pf=0.1uf)
1117-ADJ是低压差线性稳压源芯片,ADJ表示输出电压可调;
查见TLV1117-ADJ芯片资料知:
典型值=1.25v;典型值=55uf,可忽略。(TLV1117-ADJ)
(此处电路中2个电阻值似乎有误)
3、无源晶体
X1、X2是5416的时钟引脚96和97。集成电路振荡端子外围电路中总是以一个晶振(或其它谐振元件)和两个电容组成回路;晶振旁的2个电容是晶体的匹配电容,只有在外部所接电容为匹配电容的情况下,振荡频率才能保证在标称频率附近的误差范围内。最好按照所提供的数据来,如果没有,一般是30pF左右。太小了不容易起振。在某些情况下,也可以通过调整这两个电容的大小来微调振荡频率,当然可调范围一般在10pf量级。
(晶振的标称值在测试时有一个“负载电容”的条件,在工作时满足这个条件,振荡频率才与标称值一致。一般来讲,有低负载电容(串联谐振晶体)高负载电容(并联谐振晶体)之分。在电路上的特征为:晶振串一只电容跨接在IC两只脚上的,则为串联谐振型;一只脚接IC,一只脚接地的,则为并联型。)
4、
VC5416引脚通过10K上拉电阻接至3.v,令其为高电平。
5、JTAG仿真器插脚
JTAG 仿真器也称为 JTAG 调试器,是通过 5416 芯片的 JTAG HYPERLINK /view/765567.htm \t _blank 边界扫描口进行调试的设备。 JTAG 仿真器比较便宜,连接比较方便,通过现有的 JTAG HYPERLINK /view/765567.htm \t _blank 边界扫描口与 5416 CPU 核通信,属于完全非插入式 ( 即不使用片上资源 ) 调试,它无需目标 HYPERLINK /view/87697.htm \t _blank 存储器,不占用目标系统的任何端口,而这些是驻留监控软件所必需的。另外,由于 JTAG 调试的 HYPERLINK /view/1182933.htm \t _blank 目标程序是在 HYPERLINK /view/1389650.htm \t _blank 目标板上执行,仿真更接近于目标硬件,因此,许多接口问题,如高频操作限制、 AC 和 DC 参数不匹配,电线长度的限制等被最小化了。使用 HYPERLINK /view/14867.htm \t _blank 集成开发环境配合 JTAG 仿真器进行开发是目前采用最多的一种调试方式。
6、HPI 设置跳线J1,J2
7、U20:4 位拨动开关输入
通过设置3个外部引脚,设置时钟方式寄存器的值,定5416的工作时钟。(邹彦P288表)
8、4 位用户可控指示灯,D3-D6
9、抗干扰
电源与地之间接104电容,作用是去耦滤波、稳定电压、抗干扰
CPLD.PFD
复位
CPLD芯片95144XL /view/4627284b73513f.html
RAM.PFD
指导书P13、15
/s/blog_658bb27f0100ucov.html
Flash芯片:Am29LV800B :8 Megabit (1 M x 8-Bit/512 K x 16-Bit) 简称LV800,它是一个低功耗flash,工作在2.7 - 3.6v电压下,一般来说存储数据可
文档评论(0)