ISE的设计与应用Iv重点.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ISP器件的设计与应用I;一、实验目的;二、实验原理 ——传统数字系统设计流程;二、实验原理 ——现代数字系统设计流程;可用资源 4个七段数码管(AN3-AN0)(不含8421译码); 8个LED指示灯(LD7-LD0); 4个按键开关(BTN3-BTN0); 8个滑动开关(SW7-SW0); 1个PS/2接口; 1个8位VGA显示接口 ; 4个6针PMOD用户扩展接口; 可配置晶振(25,50,100MHz); USB 2.0接口。 ;;二、实验原理 ——BASYS2各IO管脚定义;实验步骤-创建约束;;1.新建工程 (1)开启ISE13.4软件: 开始——程序——Xilinx ISE Design Suite 13.4——ISE Design Tools Project Navigator 直接双击桌面上的快捷图标,会出现ISE13.4 的画面. ;流水灯---新建工程;流水灯---新建工程;;流水灯---新建工程;基于Verilog语言的ISE设计流程 --创建一个新的设计文件;流水灯---创建新的Verilog源文件;流水灯---创建新的Verilog源文件;流水灯---创建新的Verilog源文件;流水灯---创建新的Verilog源文件;流水灯---编译检错并查看电路;流水灯---编译检错并查看电路;流水灯---编译检错并查看电路;流水灯---编译检错并查看电路;流水灯---编译检错并查看电路;流水灯---编译检错并查看电路;流水灯---设计仿真;流水灯---设计仿真;流水灯---设计仿真;流水灯---设计仿真;流水灯---设计仿真;流水灯---设计仿真;流水灯---设计仿真;流水灯---设计仿真;流水灯---设计仿真;流水灯---设计仿真;流水灯---创建约束;流水灯---创建约束---图形化界面设置方式;流水灯---创建约束---图形化界面设置方式;流水灯---创建约束---图形化界面设置方式;流水灯---创建约束---图形化界面设置方式;流水灯---创建约束---图形化界面设置方式;流水灯---创建约束---图形化界面设置方式;流水灯---创建约束---图形化界面设置方式;流水灯---创建约束---图形化界面设置方式;流水灯---创建约束---直接编辑UCF文件方式;流水灯---执行设计并生成用于下载的bit文件;流水灯---下载设计到实验板;流水灯---下载设计到实验板;流水灯---下载设计到实验板;流水灯---下载设计到实验板;流水灯---下载设计到实验板;1.学习及验证实验项目: 按照实验指导书4.3节所示步骤,建立工程项目,输入源文件,进行时序仿真,验证所设计功能,然后进行编译,正确生成所需下载.bit类型文件。下载配置文件到实验板BASYS2上,观察验证实验现象。 2.设计实验项目 使用verilog语言设计实现---模六十计数器;功能要求: 利用实验板实现模六十计数,即00—01—02—03—04—…59—00—01…,并在Basys2实验板的AN1~AN0或(LD7~LD0)上显示。 设计步骤与要求: 计算并说明采用Basys2实验板时钟50MHz实现系统功能的基本原理。 在Xilinx ISE13.4 软件中,编写输入所设计的源程序文件。 对源程序进行编译及仿真分析(注意合理设置,以便能够在验证逻辑的基础上尽快得出仿真结果)。 输入管脚约束文件,对设计项目进行编译与逻辑综合,生成下载所需.bit类型文件。 在Basys2实验板上下载所生成的.bit文件,观察验证所设计的电路功能。;注意事项 适当设置仿真文件,使得能够达到尽快得到仿真结果,同时能够验证所设计系统的逻辑与时序的目的。 ; 按实验报告格式要求,描述系统设计实现目标要求,设计实现原理,对于用层次化设计方法所设计的电路系统,给出系统各模块的连接关系图;给出源码清单,测试文件清单,管脚定义文件清单,系统使用说明,系统功能与性能测试结果,并简述系统设计开发步骤与过程,总结实验??得体会并提出意见建议。 ;由10进制计数器构成100进制计数器 ;由10进制计数器构成100进制计数器 ;层次化设计举例-100进制计数器

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档