ISP器件设计与应用重点.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验: ISP器件的设计与应用;一、实验目的;二、实验内容与要求; 功能要求: 利用实验板实现模六十计数,即0-1-2-3-4-…59-0-1…,并在Basys2实验板的AN0与(LD3~LD0)上显示。 设计步骤与要求: 1)计算并说明采用Basys2实验板时钟50MHz实现系统功能的基本原理。 2)在Xilinx ISE13.4 软件中,编写输入所设计的源程序文件。 3)对源程序进行编译及仿真分析(注意合理设置,以便能够在验证逻辑的基础上尽快得出仿真结果)。 4)输入管脚约束文件,对设计项目进行编译与逻辑综合,生成下载所需.bit类型文件。 5)在Basys2实验板上下载所生成的.bit文件,观察验证所设计的电路功能。;三、ISP器件的开发流程;四、Xilinx开发板Basys2介绍;1. 新建工程 ;1. 新建工程;1. 新建工程;1. 新建工程;2.创建新的Verilog源;2.创建新的Verilog源;2.创建新的Verilog源;2.创建新的Verilog源;2.创建新的Verilog源;3. 编译检错并??看电路;3. 编译检错并查看电路;3. 编译检错并查看电路;3. 编译检错并查看电路;3. 编译检错并查看电路;3. 编译检错并查看电路;3. 编译检错并查看电路;4. 设计仿真 ;4. 设计仿真 ;4. 设计仿真 ;4. 设计仿真 ;4. 设计仿真 ;4. 设计仿真 ;4. 设计仿真 ;5. 创建约束 ;5. 创建约束 ;5. 创建约束 ;6. 下载设计到实验板 ;6. 下载设计到实验板 ;6. 下载设计到实验板 ;6. 下载设计到实验板 ;6. 下载设计到实验板

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档