微机接口_第七章.pptVIP

  • 1
  • 0
  • 约 33页
  • 2016-07-31 发布于江西
  • 举报
微机接口_第七章.ppt

第七章节 8086时序;1.时序概念:;1.有利于我们深入了解指令的执行过程;1.时钟周期 (T状态周期Clock Cycle);2.机器周期(总线周期Bus Cycle);3.指令周期(Instruction Cycle);二、基本机器周期;7.2 典型总线周期分析;在没有插入等待时钟周期TW的情况下,总线周期由4个时钟周期组成,即图中T1、T2、T3、T4;等待周期TW:;空闲状态周期TI:;一、8086读总线周期;二、8086具有等待状态的读总线周期;三、8086写总线周期;四、8086具有等待状态的写总线周期;五、8086最小模式下的总线保持;六、8086中断响应周期;eg. 使AX清零;eg. MOV AX, [2000H] ;在T1的前半周时,CPU把存储器或外设端口地址放入AD0~AD15和A16/S3~A19 / S6 。;RD 信号变为低电平,指示本周期进行读操作。;在基本总线周期T3状态,内存单元或I/O端口将数据送到数据总线上。CPU通过AD15~AD0接收数据。;在T4状态和前一个状态交界的下降沿处,CPU对数据总线进行采样,从而获得数据。;CPU在T3状态前沿对READY信号进行采样,如果READY为低,即说明存储器和外设尚未准备好,CPU就会在T3和T4之间自动插入一个或几个等待状态TW,CPU在某每个TW前沿处对READY信号进行采样,直

文档评论(0)

1亿VIP精品文档

相关文档