第七八讲vhdl语句---并行语句.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第七八讲vhdl语句---并行语句

第七讲(2) VHDL并行语句;并行语句论述;图 结构体中的并行语句模块 ;上图所示的是在一个结构体中各种并行语句运行的示意图。这些语句不必同时存在,在每一语句模块都可以独立异步运行,模块之间并行运行,并通过信号来交换信息。 每一并行语句内部的语句运行方式:;并行语句在结构体中的使用格式: ARCHITECTURE 结构体名 OF 实体名 IS 说明语句; BEGIN 并行语句; END 结构体名; 并行语句与顺序语句并不是相互对立的,它们往往相互包含,互为依存,他们是一个矛盾的统一体。严格说来,VHDL中不存在纯粹的并行行为和顺序行为的语言。 ;7.2.1 并行信号赋值语句 并行信号赋值语句有三种形式 简单信号赋值语句 条件信号赋值语句 选择信号赋值语句。 这三种信号赋值语句的共同点: 赋值目标必须都是信号 所有赋值语句与其他并行语句一样,在结构体内的执行是同时发生的,与书写顺序是否在块语句中没有关系。 ;1. 简单信号赋值语句 并行简单信号赋值语句是VHDL并行语句结构的最基本的单元,它的语句格式如下: 信号赋值目标=表达式; 式中,信号赋值目标的数据类型必须与赋值符号右边表达式的数据类型一致。 ;【例】 ARCHITECTURE ART OF XHFZ IS SIGNAL S1: STD_LOGIC; BEGIN OUTPUT 1= A AND B; OUTPUT 2= C+D; B1:BLOCK IS SIGNAL E, F, G, H: STD_LOGIC; BEGIN G=E OR F; H=E XOR F; END BLOCK B1; S1=G; END ART;;在结构体中的条件信号赋值语句的功能与在进程中的IF语句相同。在执行条件信号赋值语句时,每一赋值条件是按书写的先后关系逐项测定的,一旦发现赋值条件为TRUE,立即将表达式的值赋给赋值目标; 条件赋值语句将第一个满足关键字WHEN后的赋值条件所对应的表达式中的值,赋给赋值目标信号。 最后一项表达式可以不跟条件子句,用于表示以上各条件都不满足时,则将此表达式赋予赋值目标信号。允许条件重叠;【例】 … Z= A WHEN P1=‘1’ ELSE B WHEN P2=‘0’ ELSE C; … 由于条件测试的顺序性,第一子句具有最高赋值优先级,第二子句其次,第三子句最后。即:若p1和p2同时为1时,z获得的值是a。;3.选择信号赋值语句 选择信号赋值语句格式如下: WITH 选择表达式SELECT 赋值目标信号=表达式WHEN选择值, 表达式WHEN选择值, …, 表达式WHEN选择值;;;【例7-17】 下面是一个简化的指令译码器(如下图所示)。对应于由A、B、C三个位构成的不同指令码,由DATA1和DATA2输入的两个值将进行不同的逻辑操作,并将结果从DATAOUT输出。 ;LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY DECODER IS PORT(A,B,C:IN STD_LOGIC; DATA1,DATA2:IN STD_LOGIC; DATAOUT: OUT STD_LOGIC); END DECODER; ARCHITECTURE ART OF DECODER IS BEGIN SIGNAL INSTRUCTION:STD_LOGIC_VECTOR(2 DOWNTO 0);;INSTRUCTION =C B A; WITH INSTRUCTION SELECT DATAOUT =DATA1 AND DATA2 WHEN “000”, DATA1 OR DATA2 WHEN 001, DATA1 NAND DATA2 WHEN 010, DATA1 NOR DATA2 WHEN 011, DATA1 XOR DATA2 WHEN 100, DATA1 NXOR DATA2 WHEN 101, ‘Z’ WHEN OTHERS;--当不满足条件时,输出呈高阻态 END ART;;7.2.2 实体说明语句;7.2.3 参数传递说明语句(Generic

文档评论(0)

kaiss + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档