微型计算机接口与技术考点.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微型计算机接口与技术考点

微型计算机接口与技术考点.txt你看得见我打在屏幕上的字,却看不到我掉在键盘上的泪!自己选择45°仰视别人,就休怪他人135°俯视着看你。微处理器组成:算术逻辑部件ALU、累加器和寄存器组、指令指针寄存器IP(下一条指令的偏移地址)、段寄存器(存放存储单元段地址,与偏移地址组成20位物理地址)、标志寄存器、时序和控制逻辑部件(负责对整机的控制,包括从存储器取指令,对指令进行译码和分析,发出相应的控制信号和时序,将控制信号和时序送到微机的相应部件,使CPU内部和外部协调工作)、内部总线(内部各部件之间进行数据传输)等。 ALU:算术及逻辑运算。 累加器和寄存器组包括数据寄存器和指针寄存器,用来存放参加运算的数据、中间结果和地址。 三种总线结构:面向系统的单总线结构;面向CPU的双总线结构;面向主存储器的双总线结构; PCI总线是微机机箱内的底板总线即系统总线的一种,是用来连接构成微处理机的各个插件板的一种数据传输标准。Peripheral component interconnect 外设互连局部总线,32/64位标准总线,即插即用特性。 USB总线,通用串行总线,外部总线一种,是系统与系统之间,系统与外部设备之间的信息通道。支持即插即用和热插拔。传输速度快、方便、独立供电。 8086CPU内部有执行单元EU和总线接口单元BIU组成。 主要功能:EU负责执行指令。由算术逻辑单元ALU、通用寄存器组、16位标志寄存器FLAGS、EU控制电路等组成,EU在工作时直接从指令流中取指令代码,对其译码后产生完成指令所需的控制信息。数据在ALU中进行运算,运算结果的特征保留在FLAGS中。 BIU负责CPU与存储器和I/O接口之间的信息传送,它有段寄存器、指令指针寄存器、指令队列、地址加法器以及总线控制逻辑组成。 5. 8088指令队列长度是4字节,8086 是6字节。 8088的BIU内部数据总线宽度是8位,而EU内数据总线宽度是16位,这样对16位书的存储器读写操作需要两个周期,8086的BIU和EU内部数据总线宽度都是十六位。 8088外部数据总线只有8条AD7~AD0,故也被成为准16位机。 8088中,用IO/`M信号代替M/`IO信号。 8088中,只能进行八位数据传输,`BHE不再需要,改为`SS0 DT/`R IO/`M一起决定最小模式中的总线周期操作。 6. 8086系统中,存储器采用分体结构,1MB的存储空间分成两个存储体,偶地址存储体和奇地址存储体,各512k。 使用A0和`BHE来区分两个存储体。A0 0时,选中偶地址存储体,与数据总线低八位相连,读写一个字节。 `BHE 0时,选中奇地址存储体,与数据总线高八位相连,从高八位数据总线读写一字节。 都为0时,同时选中两个存储体,读写一个字。 为了减少引脚的数量,8086CPU的地址引脚和数据引脚分时复用,为了保证在总线操作周期中地址信号能有效而稳定的输出,必须使用地址锁存器。 8086有20条地址线,则需要三片8282,其中`OE接地,STB与CPU的ALE相连,前两片8282DI0~DI7接CPU AD0~AD15,第三片8282的分别接CPU的AD16~AD19,DI4接`BHE。 CPU完成一次存储器访问或I/O端口操作所需要的时间成为一个总线周期,有几个T状态组成,在读/写总线周期中,数据在T2~T4状态出现在数据总线上。 一个字要写入到存储器奇地址开始的单元中去,此时要启动两个写总线周期,第一个写周期将字的低8位写入存储器奇地址单元,第二个写周期将字的高8位写入存储器奇地址单元的下一个单元。第一个写周期中,`BHE 0,第二个中 `BHE 1;其余信号M/`IO 1,`WR 0,`DEN 0,DT/`R 1; EPROM2764是8KX8的ROM,所以要构成64KX8的存储器系统,需要8片EPROM2764。CPU A12~A0接EPROM A12~A0,A15、A14、A13与ABC三个端口相连,其他地址线A19~A16、M/`IO接G1 G2A G2B上,确保A19 0,A18 1,A17 0,A16 0即可。 中断:CPU正常运行时,由于微处理器内部事件或外设请求,引起CPU中断正在运行的程序,转去执行请求中断的外设的中断服务子程序,中断服务程序执行完毕,再返回被中止的程序,这一过程叫做中断。 可屏蔽中断是可以通过软件设置来屏蔽的中断,屏蔽后即使有中断请求,CPU也不予响应。可屏蔽中断由INTR引入,采用电平触发,高电平有效。有中断请求时,执行完当前指令后,CPU首先会查询IF位,IF 0则CPU禁止响应任何外设中断;IF 1,CPU就允许响应外设中断请求。 不可屏蔽中断由NMI引入,边沿触发,上升沿维持两个时钟周期高电

文档评论(0)

juhui05 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档