第五章组合逻辑设计实践作业题要点.docVIP

第五章组合逻辑设计实践作业题要点.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章 组合逻辑电路设计 (Combination Logic Circuit Design) 1.知识要点 组合逻辑电路的分析方法;组合逻辑电路的综合过程中真值表的设计构成; 冒险(Hazard)产生的原因、检测及消除的方法; 译码器(Decoder)、编码器(Encoder)、多路选择器(Multiplexer)、异或门(Exclusive-OR gate)、比较器(Comparator)、全加器(Full Adder)等常用中规模集成电路(MSI)逻辑器件的功能及其工作原理; 利用基本的逻辑门和已有的中规模集成电路(MSI)逻辑器件如译码器、编码器、多路选择器、异或门、比较器、全加器、三态器件(Three-State Device)等作为设计的基本元素完成更复杂的组合逻辑电路设计的方法。 等效门符号(摩根定理)(Equivalent Gate Symbols under the Generalized Demorgan’s Theorem);信号名和有效电平(Signal Name and Active Levels);“圈到圈”的逻辑设计(Bubble-to-Bubble Logic Design);电路定时(Circuit Timing);奇偶校验电路(Parity Circuit)的原理、应用;了解:文档标准。 重点: 1.组合逻辑电路的分析方法; 2.组合逻辑电路的综合过程中真值表的设计构成; 3.冒险产生的原因,冒险检测及消除的方法; 4.译码器、编码器、多路选择器、异或门、比较器、全加器等常用中规模集成电路(MSI)逻辑器件的功能及其工作原理;熟悉这些器件的使用方法,包括功能扩展等; 5.利用译码器、多路选择器等实现组合逻辑函数的方法; 6.了解大规模电路的设计特点,利用基本的逻辑门和已有的中规模集成电路(MSI)逻辑器件作为设计的基本元素,完成更复杂的组合逻辑电路设计。 难点: 1.由实际问题分析建立真值表; 2.冒险的检测与消除方法; 3.多输入逻辑的不同设计方法选择; 4.基于中小规模集成电路的组合逻辑电路的设计。 (1)组合逻辑电路的特点 数字电路可分为组合逻辑电路和时序逻辑电路。在组合逻辑电路中,任何时刻的输出只与当前时刻的输入有关,与该时刻之前的电路输入无关。 组合电路中只有从输入到输出的通路,一般没有反馈回路,没有记忆功能。 (2)组合电路的分析和设计方法 在一般情况下,组合电路的分析步骤为: ① 根据电路图,从输入到输出逐级写出函数表达式; ② 利用代数法和卡诺图法对表达式进行化简; ③ 列出真值表; ④ 进行功能分析。 组合逻辑电路的一般设计步骤为: ① 由逻辑问题的功能要求列出真值表; ② 写出逻辑表达式; ③ 根据所选器件进行化简或变换; ④ 画出逻辑电路图。 其中的第一步,由功能描述到真值表,需要在列真值表之前,对所设置的变量和函数进行定义,对它们的正反两个状态加以说明,即说明何种状态为1,何种状态为0。 (3)冒险 竞争冒险产生的原因:由于延迟时间的存在,当一个输入信号经过多条路径传送后又重新会合到某个门上,由于不同路径上门的级数不同,或者门电路延迟时间的差异,导致到达会合点的时间有先有后,从而产生瞬间的错误输出。 冒险可分为静态冒险和动态冒险,静态冒险又可分为静态1型冒险和静态0型冒险。 静态1型冒险是指基于电路功能的稳态分析,期望输出保持稳态1时,电路的输出有产生0尖峰的可能性。静态0型冒险是指当预期电路有静态0输出时却存在产生1尖峰的可能性。 冒险的判断方法:(以与或结构电路中的静态1型冒险为例) 卡诺图存在相切现象,即:若某一“与项”中的一个最小项与另一“与项”中的一个最小项相邻,但不在一个圈里,则可能会出现冒险。 冒险的消除: 对于相切边界,增加一致项(冗余项),消除相切现象;也就是说,将上述相邻的最小项合并为新的“与项”,则可消除冒险。 就实际应用来说,消除冒险的方法还有在输出端添加滤波电容等。 (4)利用MSI器件实现逻辑函数 MSI组合逻辑电路不仅能够实现特定的功能,而且在逻辑设计中也具有一定的通用性。MSI电路与SSI电路相比,在完成相同逻辑功能时具有成本低、可靠性高和体积小的优点,是逻辑设计中重要的选用器件。 用MSI器件进行逻辑设计具有很大的灵活性,不像SSI电路设计那样有固定规律可循,最重要的是要熟悉各控制端的功能使用方法和功能扩展方法,根据MSI器件的逻辑功能,将要实现的逻辑函数式进行相应的变换。 ① 利用二进制译码器实现逻辑函数 对于二进制译码器,输出,当使能端有效时,。若输出低电平有效,则,当使能端有效时,。也就是说,二进制译码器实质上就是一个最小项发生器,而输出低电平有效也只是将输出反相而已。因此,只要将组合逻辑表达为最小项之和的表达式(标准和)

文档评论(0)

118118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档