- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑实验报告三
武汉科技大学城市学院
数字逻辑实验报告
实验 三
实验名称:译码器等常用组合IC的应用
专业班级: 算机科学与技术一班
学 号: 201110137133_ _____
姓 名: _ _____
实验时间: 2013年 5 月 22 日
指导老师: ____
实验三 译码器等常用组合IC的应用
一、实验目的
1.掌握2:4、3:8译码器的基本原理与用法。
2.掌握常用数据编码器的基本原理与用法
3.掌握共阴极和共阳极数码管的工作原理及相应七段显示译码器的用法
(其中2、3为选做内容)
二、实验要求
1.在Proteus仿真环境下设计基于2:4译码器的半加器电路和基于3:8译码器的全加器电路。
2.用一片74139实现3:8译码器的功能。
3.验证基于74148的8:3编码器的逻辑功能。
4.验证基于74147的BCD编码器的逻辑功能
5.验证共阴极数码管译码器7448或74248的逻辑功能及相应数码管驱动显示。或者验证共阳极数码管译码器7447或74247的逻辑功能及相应数码管驱动显示。
三.实验内容、实施方案与结果分析
1.在Proteus ISIS环境下,选用双2:4译码器74HC139,用其中之一的2:4译码器,在其3个输入端连接LOGICSTATE,在其4个输出端连接LOGICPROBE,通过仿真验证2:4译码器功能,并根据仿真数据填写其功能表。如图3.1所示:
图3.1 验证2:4译码器74HC139
表3-1 2:4译码器74HC139逻辑功能表
输入 输出 B A 1 × × 1 1 1 1 0 0 0 1 1 1 0 0 0 1 1 1 0 1 0 1 0 1 0 1 1 0 1 1 0 1 1 1
2.设计基于74HC139的半加器电路,仿真验证并说明其工作原理。如图3.2所示:
图3.2 基于74HCI39的半加器电路
3.将一片74HC139的两个2:4译码器通过辅助门电路连接成一个3:8译码器,仿真验证并说明其工作原理。如图3.3所示:
图3.3 基于74HC139设计 的3:8译码器
4.在Proteus ISIS环境下,选用3:8译码器74HC138,在其6个输入端连接LOGICSTATE,在其8个输出端连接LOGICPROBE,通过仿真验证3:8译码器功能,并根据仿真数据填写其功能表。如图3.4所示:
图3.4 验证3:8译码器74HC138功能电路
表3-2 3:8译码器74HC138逻辑功能表
输 入 输 出 0 × × × × × 1 1 1 1 1 1 1 1 1 1 × × × × 1 1 1 1 1 1 1 1 1 × 1 × × × 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 0 1 0 0 0 0 1 1 1 1 1 1 1 0 1 1 0 0 0 1 0 1 1 1 1 1 0 1 1 1 0 0 0 1 1 1 1 1 1 0 1 1 1 1 0 0 1 0 0 1 1 1 0 1 1 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 0 0 1 1 0 1 0 1 1 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 1 1
5.设计基于74HC138的全加器电路,仿真验证并说明其工作原理。如图3.5所示:
图3.5 基于74HC138的全加器电路
6.能否利用3:8译码器实现三变量组合逻辑函数中的一致电路、不一致电路、多数表决电路?如何实现。
图3.6 基于3:8译码器的多数表决电路
7.自拟电路,验证8:3编码器74148的逻辑功能,并填写相应功能表。如图5.7所示:
图5.7 验证8:3编码器74148功能电路
8.自拟电路,验证BCD编码器74147的逻辑功能,并填写相应功能表。如图5.8所示:
图5.8 BCD编码器74147的逻辑功能
9.自拟电路,验证共阴数码管译码器7448或74248的逻辑功能,并填写相应功能表。如图5.9所示:
图5.9 验证共阴数码管译码器7448功能
10.自拟电路,验证共阳数码管译码器7447或74247的逻辑功能,并填写相应功能表。如图5.10所示:
图5.10 验证共阳数码管译码器7447功能
四.实验总结
这次是实验可真多啊,我在寝室做了一个下午和晚上才做完了。但也收获的不少,掌握的各种译码器的用法,进一步
文档评论(0)