- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1时序逻辑电路设计的状态化简
时序逻辑电路设计的状态化简
时序逻辑电路设计的一般步骤是: 1 逻辑抽象, 画出电路的原始状态转换图、状
态转换表。
2 状态化简。
3 状态编码 即二进制状态分配 , 进而作出状
态转移表。
4 选定触发器类型, 求出电路的逻辑函数表示
式 状态方程、驱动方程和输出方程 。
5 画出逻辑图, 检测设计的电路能否自启动。
这种方法具有一般性, 例1 也是依此完成设计的。尽管时序电路设计的一般方法至今还不是很完善, 如步骤1, 对具体问题要做具体分析, 没有一个一般方法可以解决; 对步骤3, 则往往需经过多次比较; 但步骤2 和4 还是有比较完善的方法。设计电路时, 应根据具体情况灵活处理。就状态化简而言, 可以通过观察法、画蕴含表等方法进行化简, 其前提是保证化简前后的电路必须等效, 即逻辑功能必须相同, 这就不存在状态化简有可能使电路产生错误输出的问题。同一个时序电路的两个状态S i 和S j, 不论加入何种形式的输入序列, 若所得到的输出序列总是相同的, 则Si 和S j 称为等效状态。从输入、输出角度来看, 两个等效状态是无法区分、可以合并的。实际上, 依图1 未化简的状态图进行电路设计, 取触发器状态Q1 Q0 的00、01、10 和11 分别代表S0、S1、S2 和S3 , 则有
所得电路如图6所示。
串行数据检测器的设计111
图4用未化简状态图设计的检测电路逻辑图
其逻辑功能和图3所示电路的逻辑功能是完全
一致的。两个电路的内部结构不同, 但却具有相同
的外部性能。也就是说, 对于所有各种输入序列, 它
们都具有相同的输出序列。仿真、实验, 同样出现图4、图5 的问题
文档评论(0)