哈工大威海计算机学院计算机组成原理课件第4章总线.pptVIP

哈工大威海计算机学院计算机组成原理课件第4章总线.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
哈工大威海计算机学院计算机组成原理课件第4章总线

4.1 总线概述 一、为什么要用总线 二.总线及其技术特点 3、从信息传送形式上分 3)系统总线: 芯片总线的驱动能力有限,系统中部件较多时,需加入总线驱动器,形成系统总线,又称为底板总线、内总线。通常它将计算机系统的各种插件板连在一起,构成计算机系统的总线。 4)通信(或设备)总线: 5)局部总线: 4.2 总线控制 读 命令 WAIT 地址 数据 时钟 总线传输周期 T1 T2 TW TW T3 T4 上述三种通信的共同点 一个总线传输周期(以输入数据为例) 主模块发地址 、命令 从模块准备数据 从模块向主模块发数据 总线空闲 占用总线 不占用总线 占用总线 5) 分离式通信 充分挖掘系统总线每瞬间的潜力 主模块 申请 占用总线,使用完后 即 放弃总线 的使用权 从模块 申请 占用总线,将各种信 息送至总线上 一个总线传输周期 子周期1 子周期2 主模块 1. 各模块有权申请占用总线 分离式通信特点 充分发挥了总线的有效占用 2. 采用同步方式通信,不等对方回答 3. 各模块准备数据时,不占用总线 4. 总线被占用时,无空闲 一、单总线结构 系统中使用唯一的一组总线(包括数据总线,地址总线,控制总线)连接所有的部件和设备。早期的小型机、微型机常采用这种结构,如 美国 DEC 公司的PDP-11 机。 4.3 总线结构 特点:1、控制简单、便于扩充、造价低    2、易形成系统的瓶颈 ①由于各部件只能分时使用总线,系统工作效率低。 ②总线设备之间传输速率不匹配。 单总线(系统总线) CPU M.M I/O接口 外部 设备1 外部 设备2 I/O接口 … 外部 设备n I/O接口 … 二、多总线结构 采用多种速率不同的总线,将工作速度相差较大的设备挂在不同的总线上,低速总线作为高速总线的一个设备工作。 1、双总线结构 具有特殊功能的处理 器 由通道对I/O统一管理 通 道 I/O接口 设备n … … I/O接口 设备0 CPU 主 存 主存总线 I/O总线 存储器 SCSI II 控制器 主存控制器 ISA EISA 8 MHz16位数据通路 标准总线控制器 33 MHz32位数据通路 系统总线 调制解调器 多媒体 高速局域网 高性能图形 CPU … 下图是传统微机总线的结构示意图。无论高速局域网、 高性能图形设备还是低速的FAX、Modem都挂在ISA或EISA总线上,并通过ISA或EISA总线控制器与系统总线相连,这样势必出现总线数据传输的瓶颈。为了消除瓶颈问题,提高数据传送速率,出现了三总线结构。 2、三总线结构 处理器与Cache之间有一条局部总线。Cache还直接连到系统总线,这样Cache就可以直接通过系统总线与主存传输信息。而且I/O与主存之间的传输也不通过CPU。还有一条扩展总线,它将局域网、小型计算机接口(SCSI)、调制解调器(Modem)以及串行接口都连接起来,并且通过这些接口又可与各类I/O设备相连,因此它可以支持相当多的I/O设备。 局域网 系统总线 CPU Cache 局部总线 扩展总线接口 扩展总线 Modem 串行接口 SCSI 局部I/O控制器 主存 PCI总线就是一种三总线结构。由下图可知PCI总线通过PCI桥路与CPU总线相连。这种结构使CPU总线与PCI总线互相隔离,具有更高的灵活性,可以支持更多的高速运行设备,而且具有即插即用的特性。 CPU 多媒体 PCI 桥 高速局域网 高性能图形 调制解调器 图文传真 PCI 总线 系统总线 33 MHz的32位数据通路 8 MHz的16位数据通路 ISA EISA 标准总线 控制器 SCSIⅡ 控制器 存储器 * 第四章 总线技术 4.1 总线概述 4.5 常用的总线标准 4.3 总线结构 4.2 总线控制 4.4 总线的性能指标 机内部件间互连方式:分散连接与总线连接 早期:分散连接 以运算器为核心,内部连线复杂,尤其是当I/O与存储器交换信息时,都需要经过运算器,严重影响CPU的工作效率。 采用存储器为核心的分散连接结构,虽采用中断、DMA等技术,仍无法解决I/0设备与主机之间连接的灵活性。 目前:总线连接 1、总线:是计算机系统中各部件之间的公共的信息传递通道。 2、技术特点 1)使系统中的连线大大减少,可靠性高 2)便于硬件和软件的标准

文档评论(0)

kakaxi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档