- 6
- 0
- 约9.35千字
- 约 36页
- 2016-08-12 发布于广东
- 举报
第4章vhdl设计初步1
第4章
本章内容
4.1 多路选择器VHDL描述(简单组合电路)
4.2 寄存器描述及其VHDL语言现象(简单时序电路)
4.3 1为二进制全加器的VHDL设计(实例)
4.4 VHDL文本输入设计方法(工具使用,通过上机操作掌握)
本章重点掌握内容
1、实体及端口的定义。
2、结构体和信号的定义。
3、基本逻辑操作符和信号赋值操作符。
4、IF-THEN-ELSE(顺序)、WHEN-ELSE(并行)语句。
5、进程语句。
6、信号的上升沿表示方法。
7、元件例化方法。
是什么是VHDL?
Very high speed integrated Hardware Description Language (VHDL)
是IEEE、工业标准硬件描述语言
用语言的方式而非图形等方式描述硬件电路
容易修改
容易保存
特别适合于电路的设计
VHDL的功能和标准
VHDL 描述
输入端口
输出端口
电路的行为和功能
VHDL有过两个标准:
IEEE Std 1076-1987 (called VHDL 1987)
IEEE Std 1076-1993 (called VHDL 1993)
【例4-1】
ENTITY mux21a IS
PORT( a, b : IN BIT ;
s : IN BIT;
y : OUT BIT
原创力文档

文档评论(0)