- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
RF_调试报告_对FPGA的IQ调制邻道功率问题分析_V
对FPGA的IQ调制邻道功率问题分析
IQ联调测试结果
一、MG3700A-IQ信号源与RF板IQ联调
(一)、测试条件
1、IQ信号由MG3700A-IQ信号源提供。
2、测试仪器:综测仪HP8921A
3、利用DMR4-RF板IQ电路调试。
4、本振信号由综测仪提供。
(二)、测试电路
1、测试电路连接示意图
图 1
2、 RF板上的IQ直流偏置电路:
图 2
参数取值:RN401=1K C450=C451=0.018uF
RN402=3.3K C485=C486=0.01uF
RN404=1K
RN403=NC
*RN403实际上是IQ信号源的内阻
(三)、测试结果(3号射频板)
① 条件:采样速率8.4MHZ,测试频点450MHZ,输入0 dBm。
调制信号1KHZ,调制频偏2.2KHZ。
Δf(KHZ) 2.18 1.7 -68.35/-67.60 3.70 386 -6.88 表 1
② 条件:采样速率8.4MHZ,测试频点450MHZ,输入0 dBm。
调制信号1KHZ,调制频偏4.2KHZ。
Δf(KHZ) 4.33 1.9 -74.07/-74.34 3.71 338 -6.88 表 2
说明:在本文中各符号的意义:
1、Δf表示调制频偏
2、D 表示调制失真度
3、ACP表示邻道功率
4、VDC表示IQ信号的直流偏置电压
5、VPP表示输入到IQ调制器的IQ信号幅度大小(峰峰值)
6、A 表示调试输出的射频信号幅度大小
二、FPGA与RF板IQ联调
(一)、测试条件
1、IQ信号由FPGA板提供。
2、测试仪器:综测仪HP8921A
3、利用DMR4-RF板IQ电路调试。
4、本振信号由综测仪提供。
(二)、测试电路
1、测试电路连接示意图
图 3
2、IQ直流偏置电路
图 4
参数取值:RN401=1K C450=C451=0.018uF
RN402=3.3K C485=C486=0.01uF
RN404=1K
RN403=NC
*RN40实际上是820欧姆,只是在FPGA板上没有焊接在RF板上。
(三)、测试结果
1、IQ四路信号进入射频板之前,在FPGA板上无滤波
① 条件:采样速率8.4MHZ,测试频点450MHZ,输入0 dBm。
调制信号1KHZ,调制频偏2.5KHZ。
Δf(KHZ) 2.47 1.8 -56.37/-55.39 表 3
② 条件:采样速率8.4MHZ,测试频点450MHZ,输入0 dBm。
调制信号1KHZ,调制频偏4.2KHZ。
Δf(KHZ) 4.29 2.7 -70.11/-70.44 -9.35 表 4
2、IQ四路信号进入射频板之前,在FPGA板上有滤波,C=0.012uF
(3号板射频板)
① 条件:采样速率8.4MHZ,测试频点450MHZ,输入0 dBm。
调制信号1KHZ,调制频偏2.5KHZ。
Δf(KHZ) 2.49 2.1 -58.51/-58.13 -9.57 表 5
② 条件:采样速率8.4MHZ,测试频点450MHZ,输入0 dBm。
调制信号1KHZ,调制频偏4.2KHZ。
Δf(KHZ) 4.28 1.7 -69.96/-69.77 -10.62 表 6
FPGA板上的滤波C=0.018uF时,
Δf(KHZ))Mv) 2.48 2.3 -60.39/-60.24 -9.28 4.04 251 表 7
问题
FPGA与射频板联调后,输出信号的邻道明显没有IQ信号源的邻道好,
FPGA:-56.37/-55.39(窄带)
IQ信号源:-68.35/-67.60(窄带)
要改善FPGA板联调的结果,可在射频板和FPGA板上加入滤波对邻道会有改善,可基本满足要求,但满足了窄带的邻道,宽带调制失真会变大。
但为什么两者的结果会有所不同,以下进行分析查找。
原因分析
1、输入到IQ调制器的信号大小
2、IQ信号的直流电平
3、IQ基带信号质量
具体验证过程
1、IQ信号大小影响
实验时的数据:
与FPGA联调时,25
文档评论(0)