数字电子技术试卷答上海应用技术学院.docVIP

数字电子技术试卷答上海应用技术学院.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术试卷答上海应用技术学院

上海应用技术学院2007—2008学年第 1 学期 《数字电子技术》期(末)(B)试卷 课程代码: B2031151 学分: 3.5 考试时间: 100 分钟 课程序号: 2058 2043 班级: 学号: 姓名: 我已阅读了有关的考试规定和纪律要求,愿意在考试中遵守《考场规则》,如有违反将愿接受相应的处理。 题 号 一 二 三 四 五 六 七 八 九 十 总 分 应得分 20 10 10 16 10 12 12 10 100 实得分 试卷共 7 页,请先查看试卷有无缺页,然后答题。 一、填空 1、已知,则其反函数= 。 2、(47)10 =( 101111 )2 = ( 0100 0111 )8421 BCD 。 3、译码器、计数器、寄存器、数值比较器和D锁存器中,属于组合逻辑电路的有 译码器、数值比较器 。 4、对于优先编码器,当几个输入信号同时出现时,将只对其中 优先级最高的输入信号 进行编码。 5、下图所示CMOS门电路中,G是 三态 门,Y= 高 电平。 6、锁存器是一种对 脉冲电平 敏感的存储单元电路,而触发器是一种对 脉冲边沿 敏感的存储单元电路。 7、74LS194移位寄存器有五种操作模式,包括清零 、 保持 、 左移 、 右移 、 并行输入 。 8、设脉冲幅度为Vm,则脉冲宽度指:从脉冲前沿到达 幅值的50%  起,到脉冲后沿到达 幅值的50%  为止的一段时间。 9、256K4的 ROM,其容量是 1M ,至少需要 18 根地址线,4 根数据线。 10、A/D转换一般要经过 取样 、 保持 、 量化 、 编码 几个过程。 二、用卡诺图法化简函数(10分) (1) 解:本题的卡诺图如图1所示: 其化简结果为: (2) 解:本题的卡诺图如图2所示: 其化简结果为: 三、求下列TTL电路中的 Y1~Y5。(10分) 解:对TTL门来说,5V电压代表高电平,所以 对TTL门来说,0.1V电压代表低电平,所以或非门的输出为 对TTL门来说,通过200Ω电阻接地代表低电平,所以 对TTL门来说,通过200Ω电阻接电源代表高电平,所以 四、设计一位全加器。(共16分) 列出全加器的真值表,设输入为A,B,Ci为进位输入,S为加法和,Cout为进位输出; 写出S,Cout的逻辑表达式,并化成最简与或式; 利用与非门实现全加器功能; 利用3/8线译码器74LS138实现全加器功能。 74LS138的引脚图和功能表如下: 输 入 输 出 S1 + A2 A1 A0 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 1 0 0 × × × × 1 1 1 1 1 1 1 1 × 1 × × × 1 1 1 1 1 1 1 1 解: (1)首先给出全加器的真值表如下表所示 输入 输出 Ai Bi Ci Si Cout 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 (2)写出其逻辑表达式 对其进行化简得最简与或表达式 (3)用与非门来实现全加器如图3所示。 (4)用3/8线译码器74LS138来实现全加器如图4所示。 五、Q1和Q2分别为JK触发器和T触发器的输出,写出触发器的特性方程。对应如图所示的A,B和CLK波形,画出Q1和Q2的波形(假设Q的初始状态为0)。(10分) 解:首先写出其逻辑表达式如下 画出其波

文档评论(0)

zizhi3755771 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档