基于FPGA的UART模块设计论文辩析.docVIP

  • 19
  • 0
  • 约2.16万字
  • 约 29页
  • 2016-08-25 发布于湖北
  • 举报
西安科技大学研究生考试试卷 题号 分 数 阅卷人 1 2 3 4 5 6 7 8 9 10 总分 学 号 201507354 研究生姓名 王晓辉 考 试 科 目 现代通信理论 考 试 日 期 2016.01.04 课 程 学 时 54 开(闭)卷 开卷 基于FPGA的UART模块设计 摘 要 通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种广泛应用于短距离、低速、低成本通信的串行传输接口。UART允许在串行链路上进行全双工通信。常见的串行接口芯片能够实现比较全面的串行通信功能。而在实际应用中,我们往往并不需要如此完整的功能,从而会造成资源的浪费和成本的提高。由于常用UART芯片比较复杂且移植性差,本文提出一种采用可编程器件FPGA实现UART功能的方法。采用TOP-DOWN设计方法,对系统划分模块以及各个模块的信号连接,然后进行模块设计,并用VHDL语言编写代码来实现各模块功能,从而简化了电路、减小了体积、提高了系统的可靠性。使用Quartus自带的仿真器对各模块进行功能

文档评论(0)

1亿VIP精品文档

相关文档