基于FPGA数字钟设计辩析.doc

河南科技学院新科学院 数字系统课程设计报告书 课题名称 基于FPGA的数字钟设计 院 系 新科学院 姓名学号 夏文平、2013280218 专业班级 通信工程、通信132 指导教师 刘艳昌、雷进辉 设计时间 2014-2015学年第2学期12、13周 2015年6月5日 目录 摘要 1 Ⅰ 设计任务与要求 2 Ⅱ系统整体方案及设计原理 2 Ⅲ各模块电路设计与实现 2 1 分频模块 2 2 计数模块 4 3 数码管显示模块 7 Ⅳ 硬件下载及调试 10 Ⅴ 试验中出现的问题及解决办法 11 Ⅵ 设计总结 11 参考文献 12 摘要 FPGA是可编程逻辑器件,在早期可编程逻辑器件PAL和GAL的基础上发展而来,但电路规模更大。同时FPGA具有许多优点,在数字电路设计中得到广泛的应用。本次设计过程中,我们使用了Altera公司开发的CycloneⅡ芯片,使用EP2C8Q208C8开发板,完成我们的设计。在设计过程中,主要使用Verilog编程语言进行编程,由于它和C语言有一定的相似之处,使用起来较为方便。本次课程设计,我们通过编程来控制八段数码管显示我们要的时钟数字

文档评论(0)

1亿VIP精品文档

相关文档